- Codice RS:
- 171-3365
- Codice costruttore:
- 74VHCT32AFT
- Costruttore:
- Toshiba
Prodotto al momento non disponibile e non prenotabile.
Il prodotto non è disponibile e al momento non è possibile prenotarlo per consegne future.
Prezzo per Unità (Su Bobina da 2500)
€ 0,106
(IVA esclusa)
€ 0,129
(IVA inclusa)
Unità | Per unità | Per Bobina* |
2500 - 2500 | € 0,106 | € 265,00 |
5000 + | € 0,098 | € 245,00 |
*prezzo indicativo |
- Codice RS:
- 171-3365
- Codice costruttore:
- 74VHCT32AFT
- Costruttore:
- Toshiba
Documentazione Tecnica
Normative
Dettagli prodotto
Il 74VHCT32AFT è un GATE OR A 2 INGRESSI CMOS avanzato ad alta velocità fabbricato con tecnologia C2MOS con gate in silicio. Ottiene un funzionamento ad alta velocità simile allequivalente TTL Schottky bipolare, mantenendo al contempo la bassa dissipazione di potenza del CMOS. Il circuito interno è composto da 4 stadi, tra cui unuscita buffer, che garantiscono un'elevata immunità al rumore e unuscita stabile. La tensione di ingresso è compatibile con la tensione di uscita TTL. Questo dispositivo può essere usato come un convertitore di livello per l'interfacciamento di sistemi da 3,3 a 5 V. La protezione in ingresso e il circuito di uscita assicurano lapplicazione di una tensione compresa tra 0 e 5,5 V sui pin di ingresso e uscita (Nota) indipendentemente dalla tensione di alimentazione. Questa struttura impedisce la distruzione del dispositivo dovuta alla mancata corrispondenza tra lalimentazione e le tensioni di ingresso/uscita, come nel backup batteria, nellinserimento della scheda a caldo, ecc.
Ampia gamma di temperatura d'esercizio: Topr = da -40 a 125
Alta velocità: tpd = 3,8 ns (tip.) in VCC = 5,0 V
Bassa dissipazione di potenza: ICC = 2 μA (max) a Ta = 25
Compatibile con ingressi TTL: VIL = 0,8 V (max): VIH = 2 V (min)
La protezione contro lo spegnimento è prevista su tutti gli ingressi e le uscite.
Ritardi di propagazione bilanciati: tPLH ≈ tPHL
Bassa rumorosità: VOLP = 1,0 V (max)
Pin e funzione compatibili con la serie 74 (AC/HC/AHC/LV, ecc.) tipo 245
Alta velocità: tpd = 3,8 ns (tip.) in VCC = 5,0 V
Bassa dissipazione di potenza: ICC = 2 μA (max) a Ta = 25
Compatibile con ingressi TTL: VIL = 0,8 V (max): VIH = 2 V (min)
La protezione contro lo spegnimento è prevista su tutti gli ingressi e le uscite.
Ritardi di propagazione bilanciati: tPLH ≈ tPHL
Bassa rumorosità: VOLP = 1,0 V (max)
Pin e funzione compatibili con la serie 74 (AC/HC/AHC/LV, ecc.) tipo 245
Specifiche
Attributo | Valore |
---|---|
Funzione logica | OR |
Tipo di montaggio | Montaggio superficiale |
Numero di elementi | 4 |
Number of Inputs per Gate | 2 |
Tipo di package | TSSOP |
Numero pin | 14 |
Famiglia logica | 74VHCT |
Tipo di ingresso | CMOS, TTL |
Tensione di alimentazione operativa massima | 5,5 V |
Corrente massima di uscita ad alto livello | -8mA |
Ritardo di propagazione massimo @ CL max | 9.5 ns @ 50 pF |
Tensione di alimentazione operativa minima | 4,5 V |
Corrente massima di uscita a basso livello | 8mA |
Massima temperatura operativa | +125 °C |
Condizioni di test ritardo di propagazione | 50pF |
Lunghezza | 5mm |
Standard per uso automobilistico | AEC-Q100 |
Altezza | 1mm |
Larghezza | 4.4mm |
Minima temperatura operativa | -40 °C |
Dimensioni | 5 x 4.4 x 1mm |
Link consigliati
- Gate logico Quad AND Toshiba5 V TSSOP
- Gate logico Quad OR Texas Instruments5 V → 5 14 Pin, PDIP
- Gate logico OR Nexperia5 V → 5 5 Pin, TSSOP
- Gate logico Quad OR Toshiba5 V TSSOP
- Gate logico Quad OR onsemi5 V → 5 14 Pin, TSSOP
- Gate logico Quad OR Texas Instruments5 V → 5 14 Pin, TSSOP
- Gate logico Quad OR onsemi5 V → 5 14 Pin, SOIC
- Gate logico Quad OR Nexperia5 V → 5 14 Pin, TSSOP