- Codice RS:
- 906-3924
- Codice costruttore:
- DK-DEV-10M50-A
- Costruttore:
- Altera
- Codice RS:
- 906-3924
- Codice costruttore:
- DK-DEV-10M50-A
- Costruttore:
- Altera
Documentazione Tecnica
Normative
- Paese di origine:
- TW
Dettagli prodotto
Kit di sviluppo FPGA MAX 10, Altera
Il kit di sviluppo FPGA Altera MAX 10 è una piattaforma di progettazione completa costruita su elementi logici (LES) 50 K. È ottimizzato per l'integrazione a livello di sistema con ADC on-die, doppia configurazione flash e supporto di interfaccia per memoria DDR3. Dispone di una gamma di opzioni di connettività, compreso un USB-Blaster II a bordo scheda, uscita HDMI e dual Ethernet per le applicazioni Ethernet industriali. Il kit di sviluppo FPGA MAX 10 offre una soluzione di prototipazione a livello di sistema per applicazioni industriali, automobilistiche e applicazioni di consumo.
Con il kit di sviluppo FPGA Altera MAX 10, è possibile:
Con il kit di sviluppo FPGA Altera MAX 10, è possibile:
- Sviluppare progetti per FPGA 10M50D, contenitore F484
- Misurare le prestazioni della conversione del blocco ADC FPGA MAX 10
- Interfacciare gli FPGA MAX 10 alla memoria DDR3 con prestazioni a 300 MHz
- Eseguire Linux integrato utilizzando il processore Nios II
- Interfacciare le schede di espansione e periferiche utilizzando connettori compatibili HSMC e Digilent Pmod
- Misurare la potenza FPGA utilizzando l'interfaccia grafica utente (GUI) di monitoraggio della potenza
- Riutilizzare la scheda a circuito stampato e lo schema come modello per il proprio progetto
Programmazione e configurazione
- USB-Blaster II incorporato (JTAG)
- JTAG opzionale direttamente tramite connettore a 10 pin
Dispositivi di memoria
- SDRAM DDR3 da 1 GB 64-Mx16 con controller di memoria software
- SDRAM DDR3 da 1 GB 128-Mx8 con controller di memoria software
- Quadrupla interfaccia periferica seriale (SPI) flash da 512 MB
Porte di comunicazione
- 2 porte Gigabit Ethernet RJ-45
- UART mini-USB 2.0
- Uscita video HDMI
- Connettore a scheda intermedia universale ad alta velocità (HSMC)
- 2 connettori compatibili da 12 pin Digilent Pmod
Analogico
- 2 ingressi SMA ADC FPGA MAX 10
- 2 x 10 connettori ADC
- Ingresso potenziometro a ADC
- DAC esterno a 16 bit con uscita SMA
Clock
- Sorgente di clock con oscillatore esterno a terminazione singolo da 25 MHz
- Generatore di clock Silicon Labs
Fornita con
- Cavo mini USB per USB-Blaster II a bordo scheda
- Alimentatore a 2 A e cavo
- Software di progettazione Quartus II Web Edition gratuito
- Misurare le prestazioni della conversione del blocco ADC FPGA MAX 10
- Interfacciare gli FPGA MAX 10 alla memoria DDR3 con prestazioni a 300 MHz
- Eseguire Linux integrato utilizzando il processore Nios II
- Interfacciare le schede di espansione e periferiche utilizzando connettori compatibili HSMC e Digilent Pmod
- Misurare la potenza FPGA utilizzando l'interfaccia grafica utente (GUI) di monitoraggio della potenza
- Riutilizzare la scheda a circuito stampato e lo schema come modello per il proprio progetto
Programmazione e configurazione
- USB-Blaster II incorporato (JTAG)
- JTAG opzionale direttamente tramite connettore a 10 pin
Dispositivi di memoria
- SDRAM DDR3 da 1 GB 64-Mx16 con controller di memoria software
- SDRAM DDR3 da 1 GB 128-Mx8 con controller di memoria software
- Quadrupla interfaccia periferica seriale (SPI) flash da 512 MB
Porte di comunicazione
- 2 porte Gigabit Ethernet RJ-45
- UART mini-USB 2.0
- Uscita video HDMI
- Connettore a scheda intermedia universale ad alta velocità (HSMC)
- 2 connettori compatibili da 12 pin Digilent Pmod
Analogico
- 2 ingressi SMA ADC FPGA MAX 10
- 2 x 10 connettori ADC
- Ingresso potenziometro a ADC
- DAC esterno a 16 bit con uscita SMA
Clock
- Sorgente di clock con oscillatore esterno a terminazione singolo da 25 MHz
- Generatore di clock Silicon Labs
Fornita con
- Cavo mini USB per USB-Blaster II a bordo scheda
- Alimentatore a 2 A e cavo
- Software di progettazione Quartus II Web Edition gratuito
I dispositivi
Un FPGA è un dispositivo a semiconduttore costituito da una matrice di blocchi logici configurabili (CLB) collegati tramite interconnessioni programmabili. L'utente stabilisce le interconnessioni attraverso la programmazione SRAM. Un CLB può essere semplice (porte AND, OR, ecc.) o complesso (un blocco di RAM). L'FPGA consente di effettuare modifiche a un progetto anche una volta che il dispositivo è stato saldato in un circuito stampato.
Specifiche
Attributo | Valore |
---|---|
Tecnologia a logica programmabile | FPGA |
Classificazione kit | Kit di sviluppo |
Nome kit | MAX 10 |
Link consigliati
- FPGA Altera
- Kit di sviluppo 410-370 per ARM Development, FPGA Development
- Kit di sviluppo Processore ARM, FPGA Altera
- Kit di sviluppo CPLD Altera
- Accessori per kit di sviluppo Digilent 410-251, Dispositivi FPGA
- Accessori per kit di sviluppo Digilent 410-372 FPGA
- Kit di sviluppo FPGA Digilent
- Accessori per kit di sviluppo SEGGER 8.06.15 J-Link Altera...