FPGA Xilinx XC6SLX25-2FGG484C Spartan-6, 24051 celle, RAM 936kbit, 15000 block, FPBGA 484 Pin
- Codice RS:
- 727-6024P
- Codice costruttore:
- XC6SLX25-2FGG484C
- Costruttore:
- Xilinx
Informazioni sulle scorte attualmente non disponibili
- Codice RS:
- 727-6024P
- Codice costruttore:
- XC6SLX25-2FGG484C
- Costruttore:
- Xilinx
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Xilinx | |
| Famiglia | Spartan-6 | |
| Numero di celle logiche | 24051 | |
| Numero di unità logiche | 15000 | |
| DSP dedicato | Sì | |
| Numero di registri | 30064 | |
| Numero di moltiplicatori | 38 (18 x 18) | |
| Tipo di montaggio | Montaggio superficiale | |
| Tipo di package | FPBGA | |
| Numero pin | 484 | |
| Numero di bit RAM | 936kbit | |
| Dimensioni | 23 x 23 x 2mm | |
| Altezza | 2mm | |
| Lunghezza | 23mm | |
| Massima temperatura operativa | +85 °C | |
| Tensione di alimentazione operativa massima | 1,2 V | |
| Larghezza | 23mm | |
| Minima temperatura operativa | 0 °C | |
| Seleziona tutto | ||
|---|---|---|
Marchio Xilinx | ||
Famiglia Spartan-6 | ||
Numero di celle logiche 24051 | ||
Numero di unità logiche 15000 | ||
DSP dedicato Sì | ||
Numero di registri 30064 | ||
Numero di moltiplicatori 38 (18 x 18) | ||
Tipo di montaggio Montaggio superficiale | ||
Tipo di package FPBGA | ||
Numero pin 484 | ||
Numero di bit RAM 936kbit | ||
Dimensioni 23 x 23 x 2mm | ||
Altezza 2mm | ||
Lunghezza 23mm | ||
Massima temperatura operativa +85 °C | ||
Tensione di alimentazione operativa massima 1,2 V | ||
Larghezza 23mm | ||
Minima temperatura operativa 0 °C | ||
FPGA (Field Programmable Gate Array), Spartan-6, Xilinx
Sono disponibili kit di valutazione per le famiglie Spartan-6: kit di valutazione Spartan-6 FPGA SP601 (codice RS: 697-3500), kit di valutazione Spartan-6 FPGA SP605 (codice RS: 697-3503)
Un FPGA è un dispositivo a semiconduttore costituito da una matrice di blocchi logici configurabili (CLB) collegati tramite interconnessioni programmabili. L'utente stabilisce le interconnessioni attraverso la programmazione SRAM. Un CLB può essere semplice (porte AND, OR, ecc.) o complesso (un blocco di RAM). L'FPGA consente di effettuare modifiche a un progetto anche una volta che il dispositivo è stato saldato in un circuito stampato.
