Buffer LVDS 9DB102BGILF, ingresso TTL, uscita Buffer, TSSOP 20 Pin
- Codice RS:
- 217-7929
- Codice costruttore:
- 9DB102BGILF
- Costruttore:
- Renesas Electronics
Sconto per quantità disponibile
Prezzo per 1 confezione da 5 unità*
20,64 €
(IVA esclusa)
25,18 €
(IVA inclusa)
Informazioni sulle scorte attualmente non disponibili
Unità | Per unità | Per confezione* |
|---|---|---|
| 5 - 5 | 4,128 € | 20,64 € |
| 10 - 20 | 3,722 € | 18,61 € |
| 25 - 95 | 3,506 € | 17,53 € |
| 100 - 245 | 3,048 € | 15,24 € |
| 250 + | 2,89 € | 14,45 € |
*prezzo indicativo
- Codice RS:
- 217-7929
- Codice costruttore:
- 9DB102BGILF
- Costruttore:
- Renesas Electronics
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Renesas Electronics | |
| Numero di driver | 2 | |
| Tipo di ingresso | TTL | |
| Tipo di uscita | Buffer | |
| Numero di elementi per chip | 2 | |
| Tipo di package | TSSOP | |
| Numero pin | 20 | |
| Seleziona tutto | ||
|---|---|---|
Marchio Renesas Electronics | ||
Numero di driver 2 | ||
Tipo di ingresso TTL | ||
Tipo di uscita Buffer | ||
Numero di elementi per chip 2 | ||
Tipo di package TSSOP | ||
Numero pin 20 | ||
Il buffer a ritardo zero 9DB102 di Renesas Electronics supporta i requisiti di clock PCI Express. Il 9DB102 è azionato da una coppia di uscita SRC differenziale da un generatore di clock principale conforme a IDT CK409/CK410 come il 952601 o 954101. Attenua il jitter sul clock di ingresso e ha una larghezza di banda PLL selezionabile per massimizzare le prestazioni in sistemi con o senza clock a spettro esteso.
Coppie di uscita differenziali HCSL da 2 - 0,7 V.
Jitter di fase: PCIe Gen2 < 3,1 ps rms
Jitter di fase: PCIe Gen1 < 86 ps Peak to Peak
Supporta la modalità buffer con ritardo zero e la modalità fanout
Programmazione della larghezza di banda disponibile
Funzionamento a 33-110 MHz in modalità PLL
Funzionamento a 10-110 MHz in modalità bypass
Jitter di fase: PCIe Gen2 < 3,1 ps rms
Jitter di fase: PCIe Gen1 < 86 ps Peak to Peak
Supporta la modalità buffer con ritardo zero e la modalità fanout
Programmazione della larghezza di banda disponibile
Funzionamento a 33-110 MHz in modalità PLL
Funzionamento a 10-110 MHz in modalità bypass
Link consigliati
- Buffer LVDS 9DB102BGILF uscita Buffer, TSSOP 20 Pin
- Buffer LVDS 9DB403DGILFT uscita Buffer, TSSOP 20 Pin
- Trasmettitore LVDS SN65LVDS84AQDGG uscita LVDS TSSOP 48 Pin
- Trasmettitore LVDS DS90LV031ATMTC/NOPB TTL 400MBPS, TSSOP 16 Pin
- Trasmettitore LVDS DS90LV047ATMTC/NOPB TTL 400MBPS, TSSOP 16 Pin
- Buffer LVDS CDCLVD1204RGTT LVDS uscita LVDS, QFN 16 Pin
- Buffer LVDS CDCLVD1204RGTT LVDS uscita LVDS, VQFN 16 Pin
- Buffer e ripetitore LVDS DS15MB200TSQ/NOPB uscita LVDS, 1500MBPS
