Buffer clock PLL CY2304SXI-2 133MHz max, SOIC 8 Pin
- Codice RS:
- 194-9005
- Codice costruttore:
- CY2304SXI-2
- Costruttore:
- Infineon
Non disponibile
RS non distribuirà più questo prodotto.
- Codice RS:
- 194-9005
- Codice costruttore:
- CY2304SXI-2
- Costruttore:
- Infineon
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Infineon | |
| Numero di elementi per chip | 1 | |
| Corrente di alimentazione massima | 45 mA | |
| Frequenza massima in ingresso | 133MHz | |
| Tipo di montaggio | Montaggio superficiale | |
| Tipo di package | SOIC | |
| Numero pin | 8 | |
| Dimensioni | 4.97 x 3.98 x 1.47mm | |
| Lunghezza | 4.97mm | |
| Larghezza | 3.98mm | |
| Altezza | 1.47mm | |
| Tensione di alimentazione operativa massima | 3,6 V | |
| Massima temperatura operativa | +85 °C | |
| Frequenza di uscita massima | 133.3MHz | |
| Tensione di alimentazione operativa minima | 3 V | |
| Minima temperatura operativa | -40 °C | |
| Frequenza di uscita minima | 10MHz | |
| Seleziona tutto | ||
|---|---|---|
Marchio Infineon | ||
Numero di elementi per chip 1 | ||
Corrente di alimentazione massima 45 mA | ||
Frequenza massima in ingresso 133MHz | ||
Tipo di montaggio Montaggio superficiale | ||
Tipo di package SOIC | ||
Numero pin 8 | ||
Dimensioni 4.97 x 3.98 x 1.47mm | ||
Lunghezza 4.97mm | ||
Larghezza 3.98mm | ||
Altezza 1.47mm | ||
Tensione di alimentazione operativa massima 3,6 V | ||
Massima temperatura operativa +85 °C | ||
Frequenza di uscita massima 133.3MHz | ||
Tensione di alimentazione operativa minima 3 V | ||
Minima temperatura operativa -40 °C | ||
Frequenza di uscita minima 10MHz | ||
CY2304 è un buffer a ritardo zero da 3,3 V progettato per distribuire clock ad alta velocità in PC, workstation, trasmissione dati, telecomunicazioni e altre applicazioni ad alte prestazioni. Il componente è dotato di un anello ad aggancio di fase (PLL) on-chip che si blocca su un clock di ingresso presentato sul pin REF. Il feedback PLL deve essere inserito nel pin FBK e può essere ottenuto da una delle uscite. Il disallineamento ingresso-uscita è garantito essere inferiore a 250 ps, e il disallineamento uscita-uscita è garantito essere inferiore a 200 ps. Il modello CY2304 è dotato di due banchi di due uscite ciascuno. Il PLL CY2304 entra in uno stato di spegnimento quando non ci sono fronti di salita sull'ingresso REF. In questa modalità, tutte le uscite sono a tre stati e il PLL è spento, con un conseguente assorbimento di corrente inferiore a 25 μA. Più dispositivi CY2304 possono accettare lo stesso clock di ingresso e distribuirlo in un sistema. In questo caso, l'inclinazione tra le uscite di due dispositivi è garantita essere inferiore a 500 ps. Il modello CY2304 è disponibile in due diverse configurazioni.
Link consigliati
- Buffer clock PLL CY2304SXI-1 133MHz max, SOIC 8 Pin
- Buffer clock PLL CY2304SXI-2 133MHz max, SOIC 8 Pin
- Buffer clock PLL NB2304AI2DG 133MHz max, SOIC 8 Pin
- Buffer clock PLL CY2305CSXI-1H 133MHz max, SOIC 8 Pin
- Buffer clock PLL CY2302SXI-1 133MHz max, SOIC 8 Pin
- Buffer di clock 2305-1DCG8 133MHz max, SOIC-8 8 Pin
- Buffer di clock 2305A-1DCG8 133MHz max, SOIC 8 Pin
- Buffer di clock 2305-1HDCGI8 133MHz max, SOIC 8 Pin
