Buffer clock PLL CY23EP05SXI-1H 220MHz max, SOIC 8 Pin
- Codice RS:
- 194-9040
- Codice costruttore:
- CY23EP05SXI-1H
- Costruttore:
- Infineon
Non disponibile
RS non distribuirà più questo prodotto.
- Codice RS:
- 194-9040
- Codice costruttore:
- CY23EP05SXI-1H
- Costruttore:
- Infineon
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Infineon | |
| Numero di elementi per chip | 1 | |
| Corrente di alimentazione massima | 30 mA, 45 mA | |
| Frequenza massima in ingresso | 220MHz | |
| Tipo di montaggio | Montaggio superficiale | |
| Tipo di package | SOIC | |
| Numero pin | 8 | |
| Dimensioni | 4.97 x 3.98 x 1.47mm | |
| Lunghezza | 4.97mm | |
| Larghezza | 3.98mm | |
| Altezza | 1.47mm | |
| Tensione di alimentazione operativa massima | 3,6 V | |
| Massima temperatura operativa | +85 °C | |
| Frequenza di uscita massima | 220MHz | |
| Tensione di alimentazione operativa minima | 3 V | |
| Minima temperatura operativa | -40 °C | |
| Frequenza di uscita minima | 10MHz | |
| Seleziona tutto | ||
|---|---|---|
Marchio Infineon | ||
Numero di elementi per chip 1 | ||
Corrente di alimentazione massima 30 mA, 45 mA | ||
Frequenza massima in ingresso 220MHz | ||
Tipo di montaggio Montaggio superficiale | ||
Tipo di package SOIC | ||
Numero pin 8 | ||
Dimensioni 4.97 x 3.98 x 1.47mm | ||
Lunghezza 4.97mm | ||
Larghezza 3.98mm | ||
Altezza 1.47mm | ||
Tensione di alimentazione operativa massima 3,6 V | ||
Massima temperatura operativa +85 °C | ||
Frequenza di uscita massima 220MHz | ||
Tensione di alimentazione operativa minima 3 V | ||
Minima temperatura operativa -40 °C | ||
Frequenza di uscita minima 10MHz | ||
La versione -1H funziona con frequenze fino a 220 (200) MHz a 3,3 V (2,5 V), e ha un drive superiore rispetto ai dispositivi -1. Tutte le parti sono dotate di PLL on-chip che si bloccano su un clock di ingresso sul pin REF. Il feedback ad anello ad aggancio di fase (PLL) è on-chip ed è ottenuto dal pad CLKOUT. Sono presenti due banchi di quattro uscite ciascuno, che possono essere controllati dagli ingressi Select. Se non sono richiesti tutti i clock di uscita, il banco B può essere a tre. Gli ingressi di selezione consentono inoltre di applicare il clock di ingresso direttamente alle uscite per scopi di test di chip e sistema. Il PLL entra in una modalità di spegnimento quando non ci sono fronti di salita sull'ingresso REF (meno di ∼2 MHz). In questo stato, le uscite sono a tre punti e il PLL è spento, dando come risultato meno di 25 μA di assorbimento di corrente. Nel caso speciale in cui S2:S1 è 1:0, il PLL viene bypassato e REF viene emesso da DC alla frequenza massima consentita. La parte si comporta come un buffer di ritardo diverso da zero in questa modalità, e le uscite non sono a tre valori.
Link consigliati
- Buffer clock PLL CY23EP05SXI-1H 220MHz max, SOIC 8 Pin
- Buffer clock PLL CY23EP05SXC-1H 220MHz max, SOIC 8 Pin
- Buffer clock PLL CY23EP09ZXI-1H 220MHz max, TSSOP 16 Pin
- Buffer clock PLL CY23EP05SXC-1 220MHz max, SOIC 8 Pin
- Buffer clock PLL CY2305CSXI-1H 133MHz max, SOIC 8 Pin
- Buffer clock PLL CY2308SXI-1H 133.3MHz max, SOIC 16 Pin
- Buffer clock PLL CY2309NZSXC-1H 133MHz max, TSSOP 16 Pin
- Buffer clock PLL CY2309SXI-1H 133MHz max, TSSOP 16 Pin
