Buffer di clock 9DBV0841AKLF 200MHz max, VFQFPN 48 Pin
- Codice RS:
- 262-9018P
- Codice costruttore:
- 9DBV0841AKLF
- Costruttore:
- Renesas Electronics
Sconto per quantità disponibile
Prezzo per 10 unità (fornito in vassoio)*
34,05 €
(IVA esclusa)
41,54 €
(IVA inclusa)
Consegna GRATUITA per ordini a partire da 60,00 €
In magazzino
- 490 unità pronte per la spedizione da un'altra sede
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità | Per unità |
|---|---|
| 10 - 18 | 3,405 € |
| 20 - 98 | 3,335 € |
| 100 - 198 | 2,79 € |
| 200 + | 2,74 € |
*prezzo indicativo
- Codice RS:
- 262-9018P
- Codice costruttore:
- 9DBV0841AKLF
- Costruttore:
- Renesas Electronics
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Renesas Electronics | |
| Corrente di alimentazione massima | 35 mA | |
| Frequenza massima in ingresso | 200MHz | |
| Tipo di package | VFQFPN | |
| Numero pin | 48 | |
| Seleziona tutto | ||
|---|---|---|
Marchio Renesas Electronics | ||
Corrente di alimentazione massima 35 mA | ||
Frequenza massima in ingresso 200MHz | ||
Tipo di package VFQFPN | ||
Numero pin 48 | ||
- Paese di origine:
- CN
Il PCIE ZDB/FO-BUFFER di Renesas Electronics è un componente da 1,8 V della famiglia PCIe completa Renesas. È dotato di terminazioni di uscita integrate che forniscono Zo = 100 Ω per il collegamento diretto per linee di trasmissione da 100 Ω. Il dispositivo è dotato di 8 uscite abilitanti per la gestione del clock e 3 indirizzi SMBus selezionabili.
Le uscite LP-HCSL consentono di risparmiare 32 resistenze, riducendo al minimo lo spazio sulla scheda e i costi BOM
Consumo energetico tipico di 62 mW in modalità PLL
Consumo energetico tipico di 62 mW in modalità PLL
elimina i problemi termici
La compatibilità con spettro diffuso consente l'uso di SS per la riduzione delle EMI
I pin OE supportano la gestione dell'alimentazione DIF
L'ingresso differenziale compatibile con HCSL può essere azionato da fonti di clock comuni
La velocità di scorrimento programmabile per ogni uscita consente la sintonizzazione per varie lunghezze di linea
L'ampiezza di uscita programmabile consente la sintonizzazione per vari ambienti di applicazione
La compatibilità con spettro diffuso consente l'uso di SS per la riduzione delle EMI
I pin OE supportano la gestione dell'alimentazione DIF
L'ingresso differenziale compatibile con HCSL può essere azionato da fonti di clock comuni
La velocità di scorrimento programmabile per ogni uscita consente la sintonizzazione per varie lunghezze di linea
L'ampiezza di uscita programmabile consente la sintonizzazione per vari ambienti di applicazione
