Buffer di clock 9DB233AGILF, 4 elementi 110MHz max, TSSOP 20 Pin
- Codice RS:
- 263-7983P
- Codice costruttore:
- 9DB233AGILF
- Costruttore:
- Renesas Electronics
Sconto per quantità disponibile
Prezzo per 10 unità (fornito in tubo)*
35,60 €
(IVA esclusa)
43,40 €
(IVA inclusa)
Consegna GRATUITA per ordini a partire da 60,00 €
In magazzino
- 104 unità pronte per la spedizione da un'altra sede
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità | Per unità |
|---|---|
| 10 - 18 | 3,56 € |
| 20 - 24 | 3,485 € |
| 26 - 72 | 3,36 € |
| 74 + | 2,91 € |
*prezzo indicativo
- Codice RS:
- 263-7983P
- Codice costruttore:
- 9DB233AGILF
- Costruttore:
- Renesas Electronics
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Renesas Electronics | |
| Numero di elementi per chip | 4 | |
| Corrente di alimentazione massima | 80 mA | |
| Frequenza massima in ingresso | 110MHz | |
| Tipo di montaggio | SMD | |
| Tipo di package | TSSOP | |
| Numero pin | 20 | |
| Seleziona tutto | ||
|---|---|---|
Marchio Renesas Electronics | ||
Numero di elementi per chip 4 | ||
Corrente di alimentazione massima 80 mA | ||
Frequenza massima in ingresso 110MHz | ||
Tipo di montaggio SMD | ||
Tipo di package TSSOP | ||
Numero pin 20 | ||
- Paese di origine:
- TW
Il buffer a ritardo zero Renesas Electronics supporta i requisiti di clock PCIe Gen1 e Gen2. È azionato da una coppia di uscita SRC differenziale da un generatore di clock principale IDT. Attenua i jitter sul clock di ingresso ed è dotato di una larghezza di banda PLL selezionabile per massimizzare le prestazioni in sistemi con o senza clock di spettro diffuso.
Interfaccia SMBus
Larghezza di banda PLL selezionabile
Riduce al minimo i picchi di jitter nei PLL a valle
Jitter ciclo-ciclo < 50ps
Deviazione uscita-uscita < 50 ps
Jitter di fase PCIe Gen3 < 1,0 ps RMS
Larghezza di banda PLL selezionabile
Riduce al minimo i picchi di jitter nei PLL a valle
Jitter ciclo-ciclo < 50ps
Deviazione uscita-uscita < 50 ps
Jitter di fase PCIe Gen3 < 1,0 ps RMS
