Nexperia Flip flop tipo D ottale 74HC574D,652, 8, HC, 3 stati, SOIC, 20 Pin

Al momento non disponibile
Non sappiamo se questo articolo tornerà in stock, RS intende rimuoverlo a breve dall'assortimento.
Codice RS:
124-2263
Codice costruttore:
74HC574D,652
Costruttore:
Nexperia
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Nexperia

Tipo prodotto

Flip flop tipo D ottale

Famiglia logica

HC

Tipo di ingresso

A estremità singola

Tipo uscita

3 stati

Frequenza di clock

24MHz

Polarità

Non-invertente

Tipo montaggio

Superficie

Tensione minima di alimentazione

2V

Tipo di package

SOIC

Numero pin

20

Tensione massima di alimentazione

6V

Minima temperatura operativa

-40°C

Tipo di attivazione

Fronte positivo

Tipo Flip-Flop

Tipo D

Ritardo di propagazione massimo @ CL

45ns

Temperatura massima di funzionamento

125°C

Numero elementi per chip

8

Standard/Approvazioni

JEDEC No. 7A

Serie

74HC

Lunghezza

13mm

Altezza

2.45mm

Standard automobilistico

No

Paese di origine:
TH
Il modello 74HC574, 74HCT574 è un flip-flop tipo D attivato con edge positivo a 8 bit con uscite a 3 stati. Il dispositivo è dotato di ingressi clock (CP) e abilitazione di uscita (OE). I flip-flop memorizzeranno lo stato dei propri ingressi D individuali che soddisfano i requisiti di configurazione e attesa sulla transizione di clock BASSA-ALTA (CP). Un valore ALTO su OE fa in modo che le uscite assumano uno stato OFF ad alta impedenza. Il funzionamento dell'ingresso OE non influisce sullo stato del flip-flop. Gli ingressi includono diodi a morsetto. Ciò permette l'uso di resistenze di limitazione della corrente per gli ingressi di interfaccia a tensioni superiori a VCC.

Applicazioni miste a 5 V e 3,3 V

Maggiore integrità del segnale con resistenze di terminazione integrate

Elevata immunità ai disturbi

Flusso attraverso i pin per un facile layout

Ampia gamma di tensione di alimentazione

Ritardo di propagazione ridotto

Opzioni di ingresso con tolleranza alla sovratensione

Opzioni di resistenza di terminazione sorgente integrata

Opzioni di bus hold

Applicazioni fondamentali

Divisione di frequenza

Ritardi controllati

Interfaccia tra i sistemi asincrono e sincrono

Link consigliati