AEC-Q100 IC flip flop MC74HC74ADTR2G, 74HC, CMOS, LSTTL, NMOS, TTL, TSSOP, 14-Pin

Sconto per quantità disponibile

Prezzo per 1 confezione da 100 unità*

22,10 €

(IVA esclusa)

27,00 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Temporaneamente esaurito
  • 2000 unità in spedizione dal 15 dicembre 2025
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
Per confezione*
100 - 4000,221 €22,10 €
500 - 9000,191 €19,10 €
1000 +0,165 €16,50 €

*prezzo indicativo

Opzioni di confezione:
Codice RS:
184-4800
Codice costruttore:
MC74HC74ADTR2G
Costruttore:
onsemi
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

onsemi

Famiglia logica

74HC

Funzione logica

Flip-Flop D

Tipo di ingresso

Single Ended

Tipo di uscita

CMOS, LSTTL, NMOS, TTL

Tipo di segnale in uscita

Flip-flop tipo D

Tipo di trigger

Fronte positivo

Tipo di montaggio

Montaggio superficiale

Tipo di package

TSSOP

Numero pin

14

Set/Reset

Impostazione/reset

Numero di elementi per chip

1

Ritardo di propagazione massimo @ CL max

150ns

Tensione di alimentazione operativa massima

6 V

Dimensioni

5.1 x 4.5 x 1.2mm

Larghezza

4.5mm

Minima temperatura operativa

-55 °C

Massima temperatura operativa

+125 °C

Tensione di alimentazione operativa minima

2 V

Altezza

1.2mm

Lunghezza

5.1mm

Condizioni di test ritardo di propagazione

50pF

Standard per uso automobilistico

AEC-Q100

Paese di origine:
PH
CMOS Silicon-Gate ad alte prestazioni, il dispositivo MC574HC74A è identico in pin out al dispositivo LS74. Gli ingressi del dispositivo sono compatibili con le uscite CMOS standard, con resistori di pull-up, sono compatibili con le uscite LSTTL. Questo dispositivo è composto da due flip-flop D con ingressi Set, Reset e Clock singoli. L'informazione in ingresso D viene trasferita alla corrispondente uscita Q sul successivo fronte positivo di salita dell'ingresso di clock. Entrambe le uscite Q e qbar sono disponibili da ogni flip-flop. Gli ingressi Set e Reset sono asincroni.

Capacità dell'unità di uscita: 10 carichi LSTTL
Uscite Interfaccia diretta a CMOS, NMOS e TTL
Gamma di tensione di esercizio: Da 2,0 a 6,0 V.
Corrente di ingresso bassa: 1,0 mA
Elevata immunità al rumore Caratteristica dei dispositivi CMOS
Complessità del chip: 128 FETs o 32 porte Gates equivalenti

Link consigliati