IC flip flop SN74LVC112AD, Dual, LVC, 1,65 → 3,6 V, SOIC, 16-Pin

Sconto per quantità disponibile

Prezzo per 1 confezione da 10 unità*

3,86 €

(IVA esclusa)

4,71 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Ultimi pezzi su RS
  • 90 unità ancora disponibili, pronte per la spedizione da un'altra sede.
Unità
Per unità
Per confezione*
10 - 400,386 €3,86 €
50 - 900,368 €3,68 €
100 - 2400,33 €3,30 €
250 - 4900,298 €2,98 €
500 +0,283 €2,83 €

*prezzo indicativo

Codice RS:
663-2802
Codice costruttore:
SN74LVC112AD
Costruttore:
Texas Instruments
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Texas Instruments

Famiglia logica

LVC

Funzione logica

Tipo JK

Tipo di ingresso

Single Ended

Tipo di segnale in uscita

Differenziale

Tipo di trigger

Fronte negativo

Polarità

Invertente, non invertente

Tipo di montaggio

Montaggio superficiale

Tipo di package

SOIC

Numero pin

16

Set/Reset

Si

Numero di elementi per chip

2

Ritardo di propagazione massimo @ CL max

7.1 ns @ 2.7 V

Dimensioni

9.9 x 3.91 x 1.58mm

Tensione di alimentazione operativa massima

3,6 V

Massima temperatura operativa

+85 °C

Lunghezza

9.9mm

Condizioni di test ritardo di propagazione

50pF

Tensione di alimentazione operativa minima

1,65 V

Larghezza

3.91mm

Minima temperatura operativa

-40 °C

Altezza

1.58mm

Flip-flop e latch famiglia 74LVC, Texas Instruments


Gamma di flip-flop e latch Texas Instruments della famiglia 74LVC di IC logici CMOS a bassa tensione. La famiglia 74LVC utilizza la tecnologia CMOS del gate di silicio ed è progettata per funzionare a 3,3 V, consentendo una notevole riduzione del consumo energetico rispetto ai sistemi da 5 V.

Tensione d'esercizio: 1,65 → 3,6 V
Tolleranza ingresso 5 V
Compatibilità: Ingresso LVTTL/TTL, Uscita LVCMOS
Le prestazioni di latch up superano 250 mA per JESD 17
Protezione ESD superiore a JESD 22


Famiglia 74LVC

Link consigliati