Gate logico Dual AND Nexperia, 1,65 V → 3,6 V, 14 Pin, TSSOP
- Codice RS:
- 816-8729
- Codice costruttore:
- 74LVC11PW,112
- Costruttore:
- Nexperia
Fuori catalogo
- Codice RS:
- 816-8729
- Codice costruttore:
- 74LVC11PW,112
- Costruttore:
- Nexperia
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Nexperia | |
| Funzione logica | AND | |
| Tipo di montaggio | Montaggio superficiale | |
| Numero di elementi | 2 | |
| Number of Inputs per Gate | 3 | |
| Ingresso trigger di Schmitt | No | |
| Tipo di package | TSSOP | |
| Numero pin | 14 | |
| Famiglia logica | LVC | |
| Tensione di alimentazione operativa massima | 3,6 V | |
| Corrente massima di uscita ad alto livello | -24mA | |
| Ritardo di propagazione massimo @ CL max | 7.2 ns @ 50 pF | |
| Tensione di alimentazione operativa minima | 1,65 V | |
| Corrente massima di uscita a basso livello | 24mA | |
| Lunghezza | 5.1mm | |
| Altezza | 0.95mm | |
| Larghezza | 4.5mm | |
| Tipo di uscita | Single Ended | |
| Massima temperatura operativa | +125 °C | |
| Minima temperatura operativa | -40 °C | |
| Dimensioni | 5.1 x 4.5 x 0.95mm | |
| Condizioni di test ritardo di propagazione | 50pF | |
| Seleziona tutto | ||
|---|---|---|
Marchio Nexperia | ||
Funzione logica AND | ||
Tipo di montaggio Montaggio superficiale | ||
Numero di elementi 2 | ||
Number of Inputs per Gate 3 | ||
Ingresso trigger di Schmitt No | ||
Tipo di package TSSOP | ||
Numero pin 14 | ||
Famiglia logica LVC | ||
Tensione di alimentazione operativa massima 3,6 V | ||
Corrente massima di uscita ad alto livello -24mA | ||
Ritardo di propagazione massimo @ CL max 7.2 ns @ 50 pF | ||
Tensione di alimentazione operativa minima 1,65 V | ||
Corrente massima di uscita a basso livello 24mA | ||
Lunghezza 5.1mm | ||
Altezza 0.95mm | ||
Larghezza 4.5mm | ||
Tipo di uscita Single Ended | ||
Massima temperatura operativa +125 °C | ||
Minima temperatura operativa -40 °C | ||
Dimensioni 5.1 x 4.5 x 0.95mm | ||
Condizioni di test ritardo di propagazione 50pF | ||
Famiglia 74LVC
Link consigliati
- Gate logico Dual AND Nexperia65 V → 3 14 Pin, TSSOP
- Gate logici Quad AND Nexperia65 V → 3 14 Pin, SOIC
- Gate logico Dual AND Nexperia65 V → 5 8 Pin, VSSOP
- Gate logico Quad AND Texas Instruments65 V → 3 14 Pin, SOIC
- Gate logico AND Nexperia65 V → 5 5 Pin, TSSOP
- Gate logico Dual AND Texas Instruments65 V → 5 8 Pin, SSOP
- Gate logico Quad NOR Nexperia65 V → 3 14 Pin, TSSOP
- Gate logico Dual OR Nexperia65 V → 5 8 Pin, TSSOP
