Shift Register 74HCT164D,653, stadi 8, 74HCT, SO, 14-Pin 1
- Codice RS:
- 170-4902
- Codice costruttore:
- 74HCT164D,653
- Costruttore:
- Nexperia
Al momento non disponibile
Non sappiamo se questo articolo tornerà in stock, RS intende rimuoverlo a breve dall'assortimento.
- Codice RS:
- 170-4902
- Codice costruttore:
- 74HCT164D,653
- Costruttore:
- Nexperia
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Nexperia | |
| Tipo di package | SO | |
| Funzione logica | Registro a scorrimento | |
| Numero di stadi | 8 | |
| Famiglia logica | 74HCT | |
| Tipo di montaggio | Montaggio superficiale | |
| Modalità operativa | Da seriale a parallelo | |
| Numero di elementi | 1 | |
| Numero pin | 14 | |
| Tensione di alimentazione operativa minima | 4,5 V | |
| Tensione di alimentazione operativa massima | 5,5 V | |
| Dimensioni | 8.75 x 4 x 1.45mm | |
| Tipo di preset | Asincrono | |
| Direzione | Unidirezionale | |
| Tipo di trigger | Fronte positivo | |
| Minima temperatura operativa | -40 °C | |
| Massima temperatura operativa | 125 °C | |
| Tipo di reset | Asincrono | |
| Seleziona tutto | ||
|---|---|---|
Marchio Nexperia | ||
Tipo di package SO | ||
Funzione logica Registro a scorrimento | ||
Numero di stadi 8 | ||
Famiglia logica 74HCT | ||
Tipo di montaggio Montaggio superficiale | ||
Modalità operativa Da seriale a parallelo | ||
Numero di elementi 1 | ||
Numero pin 14 | ||
Tensione di alimentazione operativa minima 4,5 V | ||
Tensione di alimentazione operativa massima 5,5 V | ||
Dimensioni 8.75 x 4 x 1.45mm | ||
Tipo di preset Asincrono | ||
Direzione Unidirezionale | ||
Tipo di trigger Fronte positivo | ||
Minima temperatura operativa -40 °C | ||
Massima temperatura operativa 125 °C | ||
Tipo di reset Asincrono | ||
- Paese di origine:
- TH
The 74HC164: 74HCT164 is an 8-bit serial-in/parallel-out shift register. The device features two serial data inputs (DSA and DSB), eight parallel data outputs (Q0 to Q7). Data is entered serially through DSA or DSB and either input can be used as an Active HIGH enable for data entry through the other input. Data is shifted on the LOW‑to‑HIGH transitions of the clock (CP) input. A LOW on the Master reset input (MR) clears the register and forces all outputs LOW, independently of other inputs. Inputs include clamp diodes. This enables the use of current limiting resistors to Interface inputs to voltages in excess of VCC.
Simple control Interface
I/O expansion
Asynchronous and synchronous load options
High frequency
Cascadable
LED drivers
Displays
Control units
Link consigliati
- Shift Register 74HCT165D stadi 8 SO, 16-Pin 1
- Shift Register 74HCT4094D stadi 8 SO, 16-Pin 1
- Shift Register 74HCT595D stadi 8 SO, 16-Pin 1
- Shift Register 74HC4094D stadi 8 SO, 16-Pin 1
- Shift Register 74HC165D stadi 8 SO, 16-Pin 1
- Shift Register 74HC597D stadi 8 SO, 16-Pin 1
- Shift Register 74HC164D stadi 8 SO14, 14-Pin 13
- Shift Register HEF4021BT stadi 8 SO16, 16-Pin 4
