Ricetrasmettitore LVDS DS90C365AMT/NOPB, ingresso LVCMOS, LVTTL, uscita Display a pannello piatto, 612.5MBPS, TSSOP 48

Non disponibile
RS non distribuirà più questo prodotto.
Packaging Options:

Alternativa

Prodotto al momento non disponibile. Ti suggeriamo la seguente alternativa.

Unità

9,17 €

(IVA esclusa)

11,19 €

(IVA inclusa)

Codice RS:
504-4831
Codice costruttore:
DS90C365AMT/NOPB
Costruttore:
Texas Instruments
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Texas Instruments

Numero di driver

3

Tipo di ingresso

LVCMOS, LVTTL

Interfaccia

IC transceiver

Tipo di uscita

Display a pannello piatto

Velocità trasmissione dati

612.5MBPS

Numero di elementi per chip

3

Tipo di montaggio

Montaggio superficiale

Tipo di package

TSSOP

Numero pin

48

Dimensioni

12.5 x 6.1 x 0.9mm

Altezza

0.9mm

Lunghezza

12.5mm

Tensione di alimentazione operativa massima

3,6 V

Minima temperatura operativa

-10 °C

Tensione di alimentazione operativa minima

3 V

Larghezza

6.1mm

Massima temperatura operativa

+70 °C

Serializzatore/deserializzatore FlatLink/FPD-Link, Texas Instruments


Trasmettitori LVDS per l'uso con il collegamento del display a schermo piatto (FPD) a 24 bit con frequenza di funzionamento a 65 e 85 MHz.

Ingressi LVCMOS/LVTTL
Funzionamento a bassa potenza 3,3 V
Ricetrasmettitore PLL con funzione clock and data recovery
Conforme agli standard LVDS TIA/EIA-644

Il modello DS90C365A di Texas Instruments è un ricambio compatibile pin-pin per DS90C363, DS90C363A e DS90C365. Il modello DS90C365A è dotato di ulteriori caratteristiche e miglioramenti che lo rendono un ricambio ideale per DS90C363, DS90C363A e DS90C365. Famiglia di trasmettitori LVDS.

Compatibilità pin-to-pin a norma DS90C363, DS90C363A e DS90C365
Non è richiesta alcuna sequenza di avvio speciale tra i pin clock/data e /PD. I segnali di ingresso (clock e dati) possono essere applicati prima o dopo l'alimentazione del dispositivo.
Supporta clock a spettro esteso fino a modulazione di frequenza 100kHz e deviazioni di ±2,5% di diffusione centrale o -5% di diffusione verso il basso.
La funzione "Input Clock Detection" (rilevamento clock di ingresso) porta tutte le coppie LVDS alla logica bassa quando il clock di ingresso è assente e quando il pin /PD è logico alto.
Supporto clock di scorrimento da 18 a 87,5 MHz
Consumo energetico TX < 146 mW (tip.) a 87,5 MHz in scala di grigi
Modalità di spegnimento TX < 37 UW (tip.)
Supporta VGA, SVGA, XGA, SXGA (dual pixel), SXGA+ (dual pixel), UXGA (doppio pixel).
Il bus stretto riduce le dimensioni e i costi dei cavi
Velocità di trasferimento dati fino a 1,785 Gbps
Larghezza di banda fino a 223,125 megabyte/sec.
Dispositivi LVDS con oscillazione di 345 mV (tip.) per EMI ridotte
PLL non richiede componenti esterni
Conforme allo standard LVDS TIA/EIA-644
Contenitore TSSOP a 48 conduttori a profilo basso


LVDS Communication


L'LVDS (Low Voltage Differential Signalling) è un sistema elettrico di segnalazione in grado di funzionare a velocità elevatissime su cavi in rame poco costosi a coppie intrecciate.


Applicazioni: Firewire, SATA, SCSI

Link consigliati