- Codice RS:
- 136-2153
- Codice costruttore:
- 74LVC2G17GV,125
- Costruttore:
- Nexperia
Prodotto non a stock - in consegna appena disponibile
Aggiunto
Prezzo per Unità (Su Bobina da 3000)
0,065 €
(IVA esclusa)
0,079 €
(IVA inclusa)
Unità | Per unità | Per Bobina* |
3000 - 3000 | 0,065 € | 195,00 € |
6000 - 6000 | 0,062 € | 186,00 € |
9000 + | 0,059 € | 177,00 € |
*prezzo indicativo |
- Codice RS:
- 136-2153
- Codice costruttore:
- 74LVC2G17GV,125
- Costruttore:
- Nexperia
Documentazione Tecnica
Normative
- Paese di origine:
- MY
Dettagli prodotto
Segnali rumorosi? I trigger Schmitt consentono di risolvere il problema. Questi dispositivi sono anche utili per modificare la forma dei segnali in layout complessi e possono evitare la commutazione multipla quando vengono azionati da margini lenti. Sono dotati di un'ampia gamma di tensioni di alimentazione, isteresi di ingresso e varianti CMOS e TTL
Evita la commutazione multipla quando vengono azionati da margini lenti
Risolve il problema dei segnali rumorosi
Modifica la forma dei segnali in layout complessi
Adatto per varie applicazioni a 3,3 V e 5 V
Ampia gamma di tensioni di alimentazione
Isteresi di ingresso
Opzioni di uscita open drain
Varianti CMOS e TTL
Opzioni di ingresso con tolleranza alla sovratensione
Risolve il problema dei segnali rumorosi
Modifica la forma dei segnali in layout complessi
Adatto per varie applicazioni a 3,3 V e 5 V
Ampia gamma di tensioni di alimentazione
Isteresi di ingresso
Opzioni di uscita open drain
Varianti CMOS e TTL
Opzioni di ingresso con tolleranza alla sovratensione
L'unità 74LVC2G17 fornisce due buffer non invertenti con ingresso trigger Schmitt. È in grado di trasformare i segnali di ingresso con modifica lenta in segnali di uscita chiaramente definiti privi di jitter. Gli ingressi possono essere azionati da dispositivi a 3,3 V o 5 V. Questa caratteristica consente l'utilizzo di questo dispositivo come traslatore in varie applicazioni a 3,3 V e 5 V. Questo dispositivo è pienamente specificato per applicazioni di spegnimento parziale che utilizzano IOFF. I circuiti IOFF disabilitano l'uscita, evitando il danneggiamento da inversione di corrente attraverso il dispositivo quando è spento.
Ampia gamma di tensioni di alimentazione da 1,65 V a 5,5 V
Ingresso/uscita tolleranti a 5 V per l'interfacciamento con logica a 5 V
Elevata immunità ai disturbi
Conforme allo standard JEDEC:
JESD8-7 (da 1,65 V a 1,95 V)
JESD8-5 (da 2,3 V a 2,7 V)
JESD-8B/JESD36 (da 2,7 V a 3,6 V)
Protezione ESD:
HBM JESD22-A114F supera i 2000 V
MM JESD22-A115-A supera i 200 V
Comando di uscita 24 mA (VCC = 3 V)
CMOS a basso consumo energetico
Le prestazioni di latch-up superano i 250 mA
Interfaccia diretta con livelli TTL
Più opzioni di contenitore
Specificate da -40 °C a +85 °C e da -40 °C a +125 °C
Ingresso/uscita tolleranti a 5 V per l'interfacciamento con logica a 5 V
Elevata immunità ai disturbi
Conforme allo standard JEDEC:
JESD8-7 (da 1,65 V a 1,95 V)
JESD8-5 (da 2,3 V a 2,7 V)
JESD-8B/JESD36 (da 2,7 V a 3,6 V)
Protezione ESD:
HBM JESD22-A114F supera i 2000 V
MM JESD22-A115-A supera i 200 V
Comando di uscita 24 mA (VCC = 3 V)
CMOS a basso consumo energetico
Le prestazioni di latch-up superano i 250 mA
Interfaccia diretta con livelli TTL
Più opzioni di contenitore
Specificate da -40 °C a +85 °C e da -40 °C a +125 °C
Specifiche
Attributo | Valore |
---|---|
Funzione logica | Non invertente |
Tipo di ingresso | Trigger di Schmitt |
Tipo di uscita | TTL |
Numero di elementi per chip | 2 |
Ingresso trigger di Schmitt | Sì |
Ritardo di propagazione massimo @ CL max | 13.1 ns @ 1.95 V |
Tipo di montaggio | Montaggio superficiale |
Tipo di package | TSOP |
Numero pin | 6 |
Famiglia logica | 74LVC |
Dimensioni | 3.1 x 1.7 x 1mm |
Tensione di alimentazione operativa massima | 5,5 V |
Altezza | 1mm |
Massima temperatura operativa | +125 °C |
Larghezza | 1.7mm |
Minima temperatura operativa | -40 °C |
Lunghezza | 3.1mm |
Tensione di alimentazione operativa minima | 1,65 V |
- Codice RS:
- 136-2153
- Codice costruttore:
- 74LVC2G17GV,125
- Costruttore:
- Nexperia
Link consigliati
- AEC-Q100 Multiplexer 74LVC1G157GV-Q100H 2 di 1 TTL 6-Pin, TSOP
- Inverter NL27WZ14DTT1G LV65 → 5 6-Pin, TSOP Sì
- Inverter CMOS 74LVC2G14GV canali Dual Trigger di Schmitt TSOP Sì
- Inverter NL27WZ14DTT1G LV TSOP Sì
- Inverter CMOS MC74HC1G14DTT1G Invertente TSOP Sì
- Inverter 74LVC2G17GV canali Dual Single Ended TSOP Sì
- Inverter 74LVC14APW canali Dual 74LVC 14-Pin, TSSOP Sì
- AEC-Q100 Inverter 74HC14D-Q100 canali Dual 74HC 14-Pin, SOIC Sì