Blocco Nexperia 74HC273D,653 8 bit Indirizzabile, Flip-flop tipo D, SO 20 Pin

Prezzo per 1 bobina da 2000 unità*

514,00 €

(IVA esclusa)

628,00 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Temporaneamente esaurito
  • Spedizione a partire dal 23 ottobre 2026
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
Per bobina*
2000 +0,257 €514,00 €

*prezzo indicativo

Codice RS:
170-7978
Codice costruttore:
74HC273D,653
Costruttore:
Nexperia
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Nexperia

Famiglia logica

74HC

Tipo prodotto

Blocco

Funzione logica

Tipo D

Latch Mode

Indirizzabile

Numero bit

8

Tipo uscita

Flip-flop tipo D

Polarità

Non-invertente

Tipo montaggio

Superficie

Tipo di package

SO

Tensione minima di alimentazione

2V

Tensione massima di alimentazione

6V

Numero pin

20

Minima temperatura operativa

-40°C

Temperatura massima di funzionamento

125°C

Serie

74HC

Lunghezza

13mm

Altezza

2.45mm

Standard/Approvazioni

No

Standard automobilistico

No

Il modello 74HC273, 74HCT273 è un flip-flop tipo D attivato con edge positivo ottagonale. Il dispositivo è dotato di ingressi orologio (CP) e reset master (MR). Le uscite Qn assumeranno lo stato dei propri ingressi corrispondenti Dn che soddisfano i requisiti della configurazione e di attesa sulla transizione di clock ALTA-BASSA (CP). Il valore BASSO su MR forza le uscite BASSE indipendentemente dagli ingressi clock e dati. Gli ingressi includono diodi a morsetto. Ciò permette l'uso di resistenze di limitazione della corrente per gli ingressi di interfaccia a tensioni superiori a VCC.

Applicazioni miste a 5 V e 3,3 V

Maggiore integrità del segnale con resistenze di terminazione integrate

Elevata immunità ai disturbi

Flusso attraverso i pin per un facile layout

Ampia gamma di tensione di alimentazione

Ritardo di propagazione ridotto

Opzioni di ingresso con tolleranza alla sovratensione

Opzioni di resistenza di terminazione sorgente integrata

Opzioni di bus hold

Applicazioni fondamentali

Divisione di frequenza

Ritardi controllati

Interfaccia tra i sistemi asincrono e sincrono

Link consigliati