Memoria Flash Microchip, 64Mbit, SOIJ, 8 Pin, Seriale SPI
- Codice RS:
- 168-2688
- Codice costruttore:
- SST26WF064C-104I/SM
- Costruttore:
- Microchip
Non disponibile
RS non distribuirà più questo prodotto.
- Codice RS:
- 168-2688
- Codice costruttore:
- SST26WF064C-104I/SM
- Costruttore:
- Microchip
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Microchip | |
| Dimensioni memoria | 64Mbit | |
| Interfacce | Seriale SPI | |
| Tipo di package | SOIJ | |
| Numero pin | 8 | |
| Organizzazione | 8 M x 8 | |
| Tipo di montaggio | Montaggio superficiale | |
| Tipo di cella | Split gate | |
| Tensione di alimentazione operativa minima | 1,65 V | |
| Tensione di alimentazione operativa massima | 1,95 V | |
| Dimensioni | 5.26 x 5.25 x 1.98mm | |
| Massima temperatura operativa | +85 °C | |
| Numero di bit per parola | 8bit | |
| Numero di parole | 8M | |
| Minima temperatura operativa | -40 °C | |
| Seleziona tutto | ||
|---|---|---|
Marchio Microchip | ||
Dimensioni memoria 64Mbit | ||
Interfacce Seriale SPI | ||
Tipo di package SOIJ | ||
Numero pin 8 | ||
Organizzazione 8 M x 8 | ||
Tipo di montaggio Montaggio superficiale | ||
Tipo di cella Split gate | ||
Tensione di alimentazione operativa minima 1,65 V | ||
Tensione di alimentazione operativa massima 1,95 V | ||
Dimensioni 5.26 x 5.25 x 1.98mm | ||
Massima temperatura operativa +85 °C | ||
Numero di bit per parola 8bit | ||
Numero di parole 8M | ||
Minima temperatura operativa -40 °C | ||
I dispositivi flash SST26WF064C Quad seriale I/O (SQI) utilizza una interfaccia seriale I/O multiplex a 4 bit per potenziare le prestazioni, mantenendo al contempo il fattore di forma compatto di dispositivi flash seriali standard. SST26WF064C supporta anche la compatibilità completa con il set di comandi per il protocollo SPI (interfaccia periferica seriale) tradizionale. Operanti a frequenze che raggiunge 104 MHz, l'unità SST26WF064C offrono la capacità XIP (execute-in-place) di latenza minima senza richiedere lo shadowing del codice su una SRAM.
Operazioni di scrittura e lettura con tensione singola - 1,65 V - 1,95V
Architettura di interfaccia seriale
Protocollo SPI (interfaccia di protocollo seriale) x1/x2/x4
I/O multiplex nibble-wide con struttura di comando seriale SPI
Funzionamento con velocità di trasferimento doppia (DTR)
Frequenza di clock ad alta velocità
104 MHz max
54 MHz max (DTR)
Modalità a treno d'impulsi
Treno d'impulsi lineare continuo
Treno d'impulsi lineare 8/16/32/64 byte con dispositivo avvolgente
Affidabilità superiore
Architettura di interfaccia seriale
Protocollo SPI (interfaccia di protocollo seriale) x1/x2/x4
I/O multiplex nibble-wide con struttura di comando seriale SPI
Funzionamento con velocità di trasferimento doppia (DTR)
Frequenza di clock ad alta velocità
104 MHz max
54 MHz max (DTR)
Modalità a treno d'impulsi
Treno d'impulsi lineare continuo
Treno d'impulsi lineare 8/16/32/64 byte con dispositivo avvolgente
Affidabilità superiore
