Winbond SDRAM W9425G6KH-5I, 256 MB Superficie, TSOP 16 bit 66 Pin
- Codice RS:
- 188-2832
- Codice costruttore:
- W9425G6KH-5I
- Costruttore:
- Winbond
Al momento non disponibile
Non sappiamo se questo articolo tornerà in stock, in quanto è stato sospeso dal produttore.
- Codice RS:
- 188-2832
- Codice costruttore:
- W9425G6KH-5I
- Costruttore:
- Winbond
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Winbond | |
| Dimensione memoria | 256MB | |
| Tipo prodotto | SDRAM | |
| Organizzazione | 32M x 8 Bit | |
| Larghezza bus dati | 16bit | |
| Larghezza indirizzi bus | 15bit | |
| Numero bit per parola | 8 | |
| Tempo massimo di accesso casuale | 55ns | |
| Numero parole | 32M | |
| Tipo montaggio | Superficie | |
| Tipo di package | TSOP | |
| Numero pin | 66 | |
| Minima temperatura operativa | -40°C | |
| Temperatura massima di funzionamento | 85°C | |
| Serie | W9425G6KH | |
| Lunghezza | 22.35mm | |
| Standard/Approvazioni | RoHS | |
| Altezza | 1.05mm | |
| Larghezza | 10.29 mm | |
| Tensione massima di alimentazione | 2.7V | |
| Tensione minima di alimentazione | 2.3V | |
| Standard automobilistico | No | |
| Seleziona tutto | ||
|---|---|---|
Marchio Winbond | ||
Dimensione memoria 256MB | ||
Tipo prodotto SDRAM | ||
Organizzazione 32M x 8 Bit | ||
Larghezza bus dati 16bit | ||
Larghezza indirizzi bus 15bit | ||
Numero bit per parola 8 | ||
Tempo massimo di accesso casuale 55ns | ||
Numero parole 32M | ||
Tipo montaggio Superficie | ||
Tipo di package TSOP | ||
Numero pin 66 | ||
Minima temperatura operativa -40°C | ||
Temperatura massima di funzionamento 85°C | ||
Serie W9425G6KH | ||
Lunghezza 22.35mm | ||
Standard/Approvazioni RoHS | ||
Altezza 1.05mm | ||
Larghezza 10.29 mm | ||
Tensione massima di alimentazione 2.7V | ||
Tensione minima di alimentazione 2.3V | ||
Standard automobilistico No | ||
W9425G6KH è una SDRAM DDR 256M e la velocità coinvolge -4/-5/-5I/-5A.
Frequenza di clock fino a 250 MHz
Architettura a doppia velocità di trasferimento dati, due trasferimenti di dati per ciclo di clock
Ingressi di clock differenziali (CLK e /CLK)
DQS è allineato al bordo con i dati per lettura, allineato al centro con i dati per la scrittura
Latenza CAS: 2, 2.5 e 3
Lunghezza burst: 2, 4 e 8
Aggiornamento Automatico E Aggiornamento Automatico
Spegnimento precaricato e spegnimento attivo
Scrivi Maschera Dati
Latenza Di Scrittura = 1
7.8μS intervallo di aggiornamento (aggiornamento 8K/64 MS)
Ciclo massimo di aggiornamento burst: 8
Interfaccia: SSTL_2
