Kit di sviluppo FPGA Altera
- Codice RS:
- 778-5354
- Codice costruttore:
- DK-DEV-5AGTD7N
- Costruttore:
- Altera
Prodotto discontinuato
- Codice RS:
- 778-5354
- Codice costruttore:
- DK-DEV-5AGTD7N
- Costruttore:
- Altera
Kit di sviluppo FPGA GT Arria V, Altera
Il kit di sviluppo Altera Arria® V GT FPGA fornisce un ambiente di progettazione completo che include tutto l'hardware e il software necessario per sviluppare progetti FPGA completi e testarli all'interno di un ambiente di sistema.
Unità 1
Arria V GT FPGA: 5AGTFD7K3F40I3N
1152 MB x 72 DDR3 SDRAM
4,5 MB (1 MB x 36) QDR II+ SRAM
1 Gb sync Flash (x16)
Connettore terminale PCI Express x8 (PCIe)
Porta A HSMC (Otto canali per ricetrasmettitore)
USB 2.0
Comunicazione Gigabit Ethernet
Ponte chip-to-chip con 29 ingressi LVDS, 29 uscite LVDS e 8 ricetrasmettitore
2 canali SFP+
Connettore Bull's Eye (3 canali per ricetrasmettitore 10 Gbps)
Connettore SMA (canale per ricetrasmettitore 10 Gbps)
Configurazione: JTAG, Fast passive parallel (FPP) parallel Flash loader (PFL)
Pulsanti, interruttori, LED e display
Pulsante di reset CPU
3 x pulsanti utente
8 x DIP switch
16 x LED utente (compresi otto diodi bicolore)
3 x LED PCIe
3 x LED di stato HSMA
Display LCD a 16 caratteri x 2 righe
Unità 2
Arria V GT FPGA: 5AGTFD7K3F40I3N
Controller soft x64 DDR3 SDRAM (o controller IP (intellectual property ) x32 hard (IP))
Porta B HSMC (Quattro canali per ricetrasmettitore)
Porta FMC (Dieci canali per ricetrasmettitore)
Ponte chip-to-chip con 29 ingressi LVDS, 29 uscite LVDS e 8 ricetrasmettitori
Canale per interfaccia digitale seriale (SDI)
Connettore Bull's Eye (canali per ricetrasmettitore 6 Gbps)
Connettore Bull's Eye (canali per ricetrasmettitore 10 Gbps)
Connettore SMA (canale per ricetrasmettitore 10 Gbps)
Configurazione: JTAG, Fast passive parallel (FPP) parallel Flash loader (PFL)
Pulsanti, interruttori, LED e display
Pulsante di reset CPU
3 x pulsanti utente
8 x DIP switch
16 x LED utente (compresi otto diodi bicolore)
Controller di sistema EPM2210GF324
Cavo di download USB-Blaster II a bordo scheda EPM570GM100
Clocking: oscillatore 50 MHz e 148,5 MHz
Oscillatori programmabili da 100 MHz e 4 uscite
Ingresso SMA (LVPECL)
Potenza: ingresso c.c. per computer portatile, connettore terminale PCIe
Monitoraggio sistema, potenza: (tensione, corrente e wattaggio), per unità per guida
Arria V GT FPGA: 5AGTFD7K3F40I3N
1152 MB x 72 DDR3 SDRAM
4,5 MB (1 MB x 36) QDR II+ SRAM
1 Gb sync Flash (x16)
Connettore terminale PCI Express x8 (PCIe)
Porta A HSMC (Otto canali per ricetrasmettitore)
USB 2.0
Comunicazione Gigabit Ethernet
Ponte chip-to-chip con 29 ingressi LVDS, 29 uscite LVDS e 8 ricetrasmettitore
2 canali SFP+
Connettore Bull's Eye (3 canali per ricetrasmettitore 10 Gbps)
Connettore SMA (canale per ricetrasmettitore 10 Gbps)
Configurazione: JTAG, Fast passive parallel (FPP) parallel Flash loader (PFL)
Pulsanti, interruttori, LED e display
Pulsante di reset CPU
3 x pulsanti utente
8 x DIP switch
16 x LED utente (compresi otto diodi bicolore)
3 x LED PCIe
3 x LED di stato HSMA
Display LCD a 16 caratteri x 2 righe
Unità 2
Arria V GT FPGA: 5AGTFD7K3F40I3N
Controller soft x64 DDR3 SDRAM (o controller IP (intellectual property ) x32 hard (IP))
Porta B HSMC (Quattro canali per ricetrasmettitore)
Porta FMC (Dieci canali per ricetrasmettitore)
Ponte chip-to-chip con 29 ingressi LVDS, 29 uscite LVDS e 8 ricetrasmettitori
Canale per interfaccia digitale seriale (SDI)
Connettore Bull's Eye (canali per ricetrasmettitore 6 Gbps)
Connettore Bull's Eye (canali per ricetrasmettitore 10 Gbps)
Connettore SMA (canale per ricetrasmettitore 10 Gbps)
Configurazione: JTAG, Fast passive parallel (FPP) parallel Flash loader (PFL)
Pulsanti, interruttori, LED e display
Pulsante di reset CPU
3 x pulsanti utente
8 x DIP switch
16 x LED utente (compresi otto diodi bicolore)
Controller di sistema EPM2210GF324
Cavo di download USB-Blaster II a bordo scheda EPM570GM100
Clocking: oscillatore 50 MHz e 148,5 MHz
Oscillatori programmabili da 100 MHz e 4 uscite
Ingresso SMA (LVPECL)
Potenza: ingresso c.c. per computer portatile, connettore terminale PCIe
Monitoraggio sistema, potenza: (tensione, corrente e wattaggio), per unità per guida
Fornita con
Schede HSMC di loopback e debug, kit assemblaggio Samtec's Bull's Eye, cavi, documentazione, software
Un FPGA è un dispositivo a semiconduttore costituito da una matrice di blocchi logici configurabili (CLB) collegati tramite interconnessioni programmabili. L'utente stabilisce le interconnessioni attraverso la programmazione SRAM. Un CLB può essere semplice (porte AND, OR, ecc.) o complesso (un blocco di RAM). L'FPGA consente di effettuare modifiche a un progetto anche una volta che il dispositivo è stato saldato in un circuito stampato.
Attributo | Valore |
---|---|
Tecnologia a logica programmabile | FPGA |
Classificazione kit | Kit di sviluppo |
Dispositivo completo | 5AGTFD7K3F40I3N |
Nome kit | Arria V GT |