Buffer di clock 9DB633AGILF, 5 elementi 110MHz max, TSSOP 28 Pin
- Codice RS:
- 263-7988
- Codice costruttore:
- 9DB633AGILF
- Costruttore:
- Renesas Electronics
Sconto per quantità disponibile
Prezzo per 1 unità*
5,03 €
(IVA esclusa)
6,14 €
(IVA inclusa)
Consegna GRATUITA per ordini a partire da 60,00 €
Temporaneamente esaurito
- Spedizione a partire dal 11 marzo 2026
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità | Per unità |
|---|---|
| 1 - 9 | 5,03 € |
| 10 - 24 | 4,51 € |
| 25 - 49 | 4,42 € |
| 50 - 99 | 4,28 € |
| 100 + | 3,71 € |
*prezzo indicativo
- Codice RS:
- 263-7988
- Codice costruttore:
- 9DB633AGILF
- Costruttore:
- Renesas Electronics
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Renesas Electronics | |
| Numero di elementi per chip | 5 | |
| Corrente di alimentazione massima | 200 μA | |
| Frequenza massima in ingresso | 110MHz | |
| Tipo di montaggio | Montaggio superficiale | |
| Tipo di package | TSSOP | |
| Numero pin | 28 | |
| Seleziona tutto | ||
|---|---|---|
Marchio Renesas Electronics | ||
Numero di elementi per chip 5 | ||
Corrente di alimentazione massima 200 μA | ||
Frequenza massima in ingresso 110MHz | ||
Tipo di montaggio Montaggio superficiale | ||
Tipo di package TSSOP | ||
Numero pin 28 | ||
- Paese di origine:
- TW
Il buffer a ritardo zero Renesas Electronics supporta i requisiti di clock PCIe Gen1 e Gen2. È azionato da una coppia di uscita SRC differenziale da un generatore di clock principale IDT. Attenua i jitter sul clock di ingresso ed è dotato di una larghezza di banda PLL selezionabile per massimizzare le prestazioni in sistemi con o senza clock di spettro diffuso.
Interfaccia SMBus
Larghezza di banda PLL selezionabile
Riduce al minimo i picchi di jitter nei PLL a valle
Jitter ciclo-ciclo < 50ps
Deviazione uscita-uscita < 50 ps
Jitter di fase PCIe Gen3 < 1,0 ps RMS
Larghezza di banda PLL selezionabile
Riduce al minimo i picchi di jitter nei PLL a valle
Jitter ciclo-ciclo < 50ps
Deviazione uscita-uscita < 50 ps
Jitter di fase PCIe Gen3 < 1,0 ps RMS
Link consigliati
- Buffer di clock 9DB633AGILF TSSOP 28 Pin
- Buffer di clock 9DB233AGILF TSSOP 20 Pin
- Buffer di clock 9DB106BGLF TSSOP 28 Pin
- Buffer di clock 9DB403DGLFT 400MHz max, TSSOP-28 28 Pin
- Buffer di clock 9DB433AGILF 166MHz max, TSSOP-28 28 Pin
- Buffer di clock 9DB433AGLF 166MHz max, TSSOP-28 28 Pin
- Buffer di clock 9DB433AGLFT 166MHz max, TSSOP-28 28 Pin
- Buffer di clock 9DB403DGLF 400MHz max, TSSOP 28 Pin
