Processore DSP Microchip DSPIC, 40MHz, memoria Flash 128 kB, 28 Pin, QFN, Montaggio superficiale

Non disponibile
RS non distribuirà più questo prodotto.
Codice RS:
177-1593
Codice costruttore:
DSPIC33FJ128GP802-E/MM
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Frequenza massima

40MHz

Serie

DSPIC

Milioni di istruzioni al secondo

40MIPS

Larghezza del bus dati

16bit

Dimensioni RAM

16 KB

Instruction Set Architecture

Modified Harvard

Dimensione memoria programmi

128 kB

Tipo memoria programmi

Flash

Formati numerici e aritmetici

ALU

Tipo di montaggio

Montaggio superficiale

Tipo di package

QFN

Numero pin

28

Tensione di alimentazione operativa tipica

3,6 V

Numero di canali UART

2

Minima temperatura operativa

-40 °C

Numero di canali CAN

1

Canali ADC

10

Numero di unità ADC

1

Massima temperatura operativa

+125 °C

Risoluzione ADC

12bit

Timer

1 (2 x 32 bit), 1 (5 x 16 bit)

Larghezza

6mm

Canali PWM

4

Altezza

0.95mm

Risoluzione timer

16 bit, 32bit

ADC

1 (10 x 12 bit)

Lunghezza

6mm

Standard per uso automobilistico

AEC-Q100

Numero di unità PWM

1

Numero di timer

2

Numero di canali SPI

2

Pulse Width Modulation

1 (4 canali)

Dimensioni

6 x 6 x 0.95mm

Numero di canali I2C

1

I Dsc dsPIC33Fs sono progettati per eseguire algoritmi di filtraggio digitale e circuiti di controllo digitali di precisione ad alta velocità, ideale per applicazioni che necessitano di funzionare sotto pressione

Gamma di funzionamento:
Esercizio fino a 40 MIPS a (a 3,0-3,6V)
Da 3,0 V a 3,6 V, da -40 °C a +150 °C, da c.c. a 20 MIPS
Da 3,0 V a 3,6 V, da -40 °C a +125 °C, da c.c. a 40 moduli MIPS
I2C™ con supporto modalità slave Multi-Master completa, mascheratura indirizzi slave, schermatura, indirizzamento 7-bit e 10-bit, condizionamento del segnale integrato e rilevamento di collisione del bus
UART (fino a due moduli) con supporto bus LIN, IrDA® e controllo del flusso hardware con CTS e RTS
CAN Ottimizzato (ECAN) modulo (1 Mbaud) con supporto 2.0B
Porte master/slave parallele (EPMP/EPSP)
Controllo di ridondanza ciclico (CRC) programmabile
Supporto sviluppo debugger
Programmazione su circuito e su applicazione
Due punti di interruzione del programma
Traccia e orologio del tempo di esercizio

Link consigliati