Processore segnale digitale Microchip DSPIC33FJ256MC710, 16 bit, 80 MHz, memoria Flash 256kB, 100 Pin, TQFP, Superficie

Al momento non disponibile
Non sappiamo se questo articolo tornerà in stock, RS intende rimuoverlo a breve dall'assortimento.
Opzioni di confezione:
Codice RS:
177-3892P
Codice costruttore:
DSPIC33FJ256MC710-I/PF
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Tipo prodotto

Processore segnale digitale

Frequenza di clock massima

80MHz

Serie

DSPIC33FJ256MC710

Milioni di istruzioni al secondo

40MIPS

Larghezza bus dati

16bit

Dimensioni RAM

30kB

Instruction Set Architecture

Harvard

Dimensione memoria programmabile

256kB

Tipo memoria programmabile

Flash

Formati numerici e aritmetici

ALU

Tipo montaggio

Superficie

Tipo di package

TQFP

Numero ADC

2

Numero canali PWM

8

Minima temperatura operativa

-40°C

Numero pin

100

Temperatura massima di funzionamento

85°C

Altezza

1.05mm

Lunghezza

12mm

Larghezza

12 mm

Standard/Approvazioni

No

Canali ADC

24

Risoluzione ADC

12bit

Risoluzione PWM

16bit

Risoluzione timer

32bit

Numero timer

2

Numero unità PWM

1

Standard automobilistico

AEC-Q100

Controller di segnale digitale (DSC) per il controllo di motori dsPIC33F con opzioni di migrazione fluida verso MCU PIC24 e DSC dsPIC30F in contenitori simili.

C.c.-40 MIPS (40 MIPS a 3 - 3,6 V, da -40 a +85°C)

Temperature industriali (da -40 a +85°C)

Architettura Harvard modificata

Percorso dati da 16 bit

Istruzioni da 24 bit

Memoria di programmazione lineare con 4M di parole di istruzione

Memoria dati lineare a 64 Kb

83 istruzioni base

Sedici registri da 16 bit per impieghi generali

2 accumulatori da 40 bit con opzioni di arrotondamento e saturazione

Modalità d'indirizzamento flessibili e potenti: indiretta, Modulo, Bit-Reversed

Operazioni di moltiplicazione intera/frazionale 16 x 16

Operazioni di divisione 32/16 e 16/16

Moltiplicazione e accumulazione a ciclo singolo: - Accumulatore write-back per operazioni DSP Doppio recupero dati

Shift fino a ±16 bit per un massimo di 40 bit di dati Accesso diretto alla memoria (DMA)

DMA hardware a 8 canali

Area buffer DMA (DMA RAM) a doppia porta da 2 Kb per memorizzare i dati trasferiti tramite DMA

La maggior parte delle periferiche supporta il controller di interruzione DMA

Latenza 5 cicli