dsPIC30F5013-30I/PT Processore segnale digitale Microchip dsPIC30F, 16 bit, 30 MIPS, memoria Flash 66kB, 80 Pin, TQFP,

Sconto per quantità disponibile

Prezzo per 1 unità*

13,36 €

(IVA esclusa)

16,30 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Per ordini inferiori a 60,00 € (IVA esclusa) il costo della spedizione è 9,50 €.
Temporaneamente esaurito
  • 202 unità in spedizione dal 26 febbraio 2026
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
1 - 2413,36 €
25 - 9912,98 €
100 +12,65 €

*prezzo indicativo

Opzioni di confezione:
Codice RS:
666-8302
Codice costruttore:
dsPIC30F5013-30I/PT
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Frequenza di clock massima

30MIPS

Tipo prodotto

Processore segnale digitale

Serie

dsPIC30F

Milioni di istruzioni al secondo

30MIPS

Larghezza bus dati

16bit

Dimensioni RAM

4kB

Instruction Set Architecture

RISC

Dimensione memoria programmabile

66kB

Tipo memoria programmabile

Flash

Tensione minima di alimentazione

2.5V

Tipo montaggio

Superficie

Tensione massima di alimentazione

5.5V

Minima temperatura operativa

-40°C

Numero ADC

1

Tipo di package

TQFP

Numero pin

80

Temperatura massima di funzionamento

85°C

Lunghezza

12mm

Altezza

1.05mm

Larghezza

12 mm

Standard/Approvazioni

No

Standard automobilistico

No

Numero timer

5

Risoluzione ADC

12bit

Canali ADC

16

Numero unità PWM

5

Risoluzione PWM

16bit

Risoluzione timer

16bit

Regolatori di segnale digitali a 16 bit dsPIC30F5011/5013


La famiglia dsPIC30F Microchip di controller di segnali digitali (DSC) offre ai progettisti DSP ottime prestazioni con la semplicità di un MCU. I dispositivi dsPIC30F5011/5013 sono DSC per impieghi generali che dispongono di periferiche adatte per un'ampia gamma di applicazioni.

Funzioni della CPU


Velocità della CPU 30 MIPS max.

Architettura Harvard modificata

Architettura del set di istruzioni ottimizzata per compilatore C

83 istruzioni base con modalità d'indirizzamento flessibili

Istruzioni da 24 bit, percorso dati da 16 bit

Spazio per programmi flash su chip da 66 Kbyte

RAM per dati su chip da 4 Kbyte

EEPROM per dati non volatile a 1 Kbyte

16 x array registri di lavoro da 16 bit

Fino a 41 sorgenti di interruzione

Funzioni del motore DSP


Modulo e modalità Bit-Reversed

Due accumulatori da 40 bit con logica di saturazione opzionale

Moltiplicatore intero/frazionale hardware a ciclo singolo da 17 bit x 17 bit

Tutte le istruzioni DSP sono a ciclo singolo - Operazione di moltiplicazione e accumulazione (MAC)

Doppio recupero dati ±16 shift a ciclo singolo

Caratteristiche delle periferiche


Pin di I/O sink/source ad elevata corrente: 25 mA/25 mA

Cinque timer/contatori a 16 bit - Possibilità di accoppiare timer a 16 bit nei moduli timer a 32 bit

Una funzione ingresso di acquisizione da 16 bit

Due funzioni di uscita PWM/confronto da 16 bit

L'interfaccia convertitore di dati (DCI) supporta i protocolli codec audio comuni, compresi I2S e AC'97

Generatori PWM con 8 uscite

Convertitore analogico/digitale (ADC) a 12 bit e 200 ksps - 16 canali

Moduli SPI a 3 fili

Modulo I2CTM

Due moduli UART

Due moduli CAN bus

Link consigliati

Recently viewed