DSPIC33EP64GS506-I/PT Processore segnale digitale Microchip, 16 bit, 1 MHz, memoria SRAM, EEPROM 64kB, 64 Pin, TQFP,

Prezzo per 1 unità*

4,72 €

(IVA esclusa)

5,76 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
In magazzino
  • 445 unità pronte per la spedizione da un'altra sede
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
1 +4,72 €

*prezzo indicativo

Opzioni di confezione:
Codice RS:
893-8329
Codice costruttore:
DSPIC33EP64GS506-I/PT
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Frequenza di clock massima

1MHz

Tipo prodotto

Processore segnale digitale

Milioni di istruzioni al secondo

70MIPS

Larghezza bus dati

16bit

Dimensioni RAM

8kB

Instruction Set Architecture

Efficiente codifica, MCU, Harvard modificata

Dimensione memoria programmabile

64kB

Tipo memoria programmabile

SRAM, EEPROM

Formati numerici e aritmetici

Mac

Tensione minima di alimentazione

3V

Tensione massima di alimentazione

3.6V

Tipo montaggio

Superficie

Numero canali PWM

2

Numero ADC

22

Tipo di package

TQFP

Minima temperatura operativa

-40°C

Numero pin

64

Temperatura massima di funzionamento

85°C

Lunghezza

10mm

Larghezza

10 mm

Altezza

1.05mm

Standard/Approvazioni

No

Standard automobilistico

AEC-Q100

Risoluzione timer

16bit

Numero timer

5

Risoluzione ADC

12bit

Risoluzione PWM

1.04ns

Numero unità PWM

5

Controller di segnali digitali dsPIC33EPxxGS50x


La famiglia dsPIC33EP Microchip di controller di segnali digitali (DSC) offre ai progettisti DSP ottime prestazioni con la semplicità di un MCU. I dispositivi dsPIC33EPxxGS50x sono DSC ricchi di periferiche progettati per soddisfare le esigenze di alimentazione switching e di altre applicazioni di conversione di potenza.

Caratteristiche del microcontrollore


Velocità della CPU 70 MIPS max.

Architettura per codificazione in modo efficiente (C e assemblato)

Due accumulatori da 40 bit di grandezza

Ciclo singolo (MAC/MPY) con doppio recupero dati

Ciclo singolo, MUL a segnale misto e partizione hardware

Supporto moltiplicazione a 32 bit

Due set di registri di lavoro aggiuntivi (riduce la commutazione di contesto)

Oscillatore interno ±0,9%

PPL e sorgenti di clock dell'oscillatore programmabili

Monitoraggio clock fail-safe (FSCM)

Timer watchdog indipendente (WDT)

Attivazione e messa in servizio rapide

Modalità di gestione a bassa potenza (sleep, in pausa, sospensione)

Reset all'accensione integrato e reset da sottotensione

Corrente dinamica 0,5 mA/MHz (tipica)

Corrente IPD 10 μA (tipica)

Programmazione su circuito e su applicazione

Caratteristiche delle periferiche


Convertitore analogico/digitale (ADC) a 12 bit - da 12 a 22 canali, in base al modello

Cinque timer a 16 bit - possibilità di coppia fino a timer a 16 bit nei moduli timer a 32 bit

Quattro comparatori Rail-to-Rail con isteresi

Due amplificatori a guadagno programmabile (PGA)

Cinque generatori PWM

Quattro moduli di acquisizione ingresso (IC)

Quattro moduli di confronto uscita (OC)

Due moduli SPI a 4 fili

Due moduli I2C

Due moduli UART

Link consigliati