- Codice RS:
- 177-3997
- Codice costruttore:
- KSZ8851-16MLLI
- Costruttore:
- Microchip
Prodotto non a stock - in consegna appena disponibile
Aggiunto
Prezzo per 1pz in confezione da 2
6,03 €
(IVA esclusa)
7,36 €
(IVA inclusa)
Unità | Per unità | Per Pack* |
2 + | 6,03 € | 12,06 € |
*prezzo indicativo |
- Codice RS:
- 177-3997
- Codice costruttore:
- KSZ8851-16MLLI
- Costruttore:
- Microchip
Documentazione Tecnica
Normative
- Paese di origine:
- US
Dettagli prodotto
Il modello KSZ8851 è un chip per controller a porta singola con interfaccia CPU SPI o non-PCI a 8-/16-/32 bit. Disponibile in contenitori da 32-/48-/128-pin, il modello KSZ8851 è progettato per applicazioni che richiedono una connettività Ethernet ad alta produttività e vantaggiosa in sistemi incorporati tradizionali con MCU o MPU.
Controller Ethernet MAC e PHY integrati
Progettato per applicazioni a elevate prestazioni e alta velocità di trasferimento dei dati
Supporta 10BASE-T/100BASE-TX
Supporta il controllo di flusso full-duplex e il controllo di flusso della collisione back pressure half-duplex
Supporta la lettura e la scrittura di trasferimento dati burst DMA-slave
Supporta la generazione e il controllo checksum dellIP Header (IPv4)/TCP/UDP/ICMP
Supporta la generazione e il controllo checksum IPv6 TCP/UDP/ICMP
Generazione e verifica CRC a 32 bit automatiche
La semplice interfaccia host simile a SRAM si collega facilmente ai più comuni MCU integrati.
Supporta più frame di dati per la trasmissione e la ricezione senza bus degli indirizzi e segnali di abilitazione byte
Supporta i processori Big- e Little-Endian
Progettato per applicazioni a elevate prestazioni e alta velocità di trasferimento dei dati
Supporta 10BASE-T/100BASE-TX
Supporta il controllo di flusso full-duplex e il controllo di flusso della collisione back pressure half-duplex
Supporta la lettura e la scrittura di trasferimento dati burst DMA-slave
Supporta la generazione e il controllo checksum dellIP Header (IPv4)/TCP/UDP/ICMP
Supporta la generazione e il controllo checksum IPv6 TCP/UDP/ICMP
Generazione e verifica CRC a 32 bit automatiche
La semplice interfaccia host simile a SRAM si collega facilmente ai più comuni MCU integrati.
Supporta più frame di dati per la trasmissione e la ricezione senza bus degli indirizzi e segnali di abilitazione byte
Supporta i processori Big- e Little-Endian
Specifiche
Attributo | Valore |
---|---|
Tipo di network fisico | 100BaseTX, 10BaseT |
Interfaccia host | BIU |
Interfaccia | IC controller |
Interfaccia network | 100BaseTX, 10BaseT |
Modalità di comunicazione | Full Duplex, Half Duplex |
Flusso dati | 100MBPS |
Modalità loopback | Interno |
Standard supportato | IEEE 802.3u, IEEE 802.3x |
Tipo di montaggio | Montaggio superficiale |
Tipo di package | LQFP |
Numero pin | 48 |
Auto-negoziazione | Sì |
Supporto DMA | Sì |
Tensione di alimentazione operativa tipica | 3,3 V |
Dimensioni | 7.1 x 7.1 x 1.45mm |
Massima temperatura operativa | +85 °C |
Minima temperatura operativa | -40 °C |
Link consigliati
- Switch Ethernet CI host BIU LQFP
- Controller Ethernet 64 Pin TQFP-EP
- USB per controller Ethernet 100BaseTX host USB 1000MBPS, QFN
- Controller Ethernet host SPI 100MBPS, LQFP
- Controller Ethernet MDIX RMII 64 Pin TQFP
- Controller Ethernet MDIX RMII 64 Pin QFN
- Controller Ethernet 100BaseTX host USB 1000MBPS, QFN
- Controller Ethernet host USB 100MBPS, QFN