Microcontrollore 8 bit Microchip PIC18F45Q10-E/MPVAO, MCU a 8 bit, QFN, PIC18F26/45/46Q10, 40 Pin, Superficie, programmi

Prezzo per 1 scatola da 511 unità*

731,241 €

(IVA esclusa)

892,206 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Temporaneamente esaurito
  • Spedizione a partire dal 12 febbraio 2026
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
Per Scatola*
511 +1,431 €731,24 €

*prezzo indicativo

Codice RS:
631-511
Codice costruttore:
PIC18F45Q10-E/MPVAO
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Tipo prodotto

Microcontrollore 8 bit

Serie

PIC18F26/45/46Q10

Tipo di package

QFN

Tipo montaggio

Superficie

Numero pin

40

Core del dispositivo

MCU a 8 bit

Larghezza bus dati

8bit

Dimensione memoria programmabile

32kB

Frequenza di clock massima

64MHz

Dimensioni RAM

3615bit

Tensione massima di alimentazione

5.5V

DAC

5 bit

Minima temperatura operativa

-40°C

Comparatori analogici

2

Numero I/O programmabili

36

Temperatura massima di funzionamento

125°C

Standard/Approvazioni

No

Tensione minima di alimentazione

1.8V

Tipo memoria programmabile

Flash

ADC

10 Bit

Standard automobilistico

No

Numero timer

7

Instruction Set Architecture

RISC

Paese di origine:
TH
I microcontrollori Microchip dispongono di periferiche analogiche, Core Independent e di comunicazione per un'ampia gamma di applicazioni generiche e a basso consumo. Questi dispositivi a microcontrollore sono dotati di un ADC a 10 bit con divisore di tensione capacitivo (CVD) a calcolo automatico (ADCC) per rilevamento tattile avanzato, calcolo della media, filtraggio, sovracampionamento ed esecuzione automatica di confronti di soglia. Offrono inoltre una serie di periferiche indipendenti dal core, come il generatore di forme d'onda complementare (CWG), il timer watchdog a finestra (WWDT), il controllo di ridondanza ciclico (CRC)/scansione della memoria, il rilevamento dell’attraversamento dello zero (ZCD), una cella logica configurabile (CLC) e la funzionalità Peripheral Pin Select (PPS), che comportano una maggiore flessibilità di progettazione e un costo inferiore del sistema.

Architettura RISC ottimizzata per compilatori C

Priorità di interrupt programmabile a 2 livelli

Stack hardware con 31 livelli di profondità

Tre timer a 8 bit con timer limite hardware

Quattro timer a 16 bit

Reset con bassa corrente di accensione

Timer di accensione

Ripristino da brown-out

Opzione BOR a bassa potenza

Link consigliati