Microcontrollore STMicroelectronics, ARM Cortex M4, LQFP, STM32G483VE, programmi 512kB, 100 Pin Flash, Superficie, 32

Prezzo per 1 vassoio da 90 unità*

675,27 €

(IVA esclusa)

823,86 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Informazioni sulle scorte attualmente non disponibili
Unità
Per unità
Per Vassoio*
90 +7,503 €675,27 €

*prezzo indicativo

Codice RS:
193-9862
Codice costruttore:
STM32G483VET6
Costruttore:
STMicroelectronics
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

STMicroelectronics

Tipo prodotto

Microcontrollore

Serie

STM32G483VE

Tipo di package

LQFP

Tipo montaggio

Superficie

Numero pin

100

Core del dispositivo

ARM Cortex M4

Larghezza bus dati

32bit

Dimensione memoria programmabile

512kB

Frequenza di clock massima

170MHz

Dimensioni RAM

128kB

Tensione massima di alimentazione

3.6V

Minima temperatura operativa

-40°C

Temperatura massima di funzionamento

85°C

Larghezza

14.2 mm

Lunghezza

14.2mm

DAC

7 x 12 Bit

Comparatori analogici

7

Numero I/O programmabili

107

Standard/Approvazioni

No

Altezza

1.45mm

Tensione minima di alimentazione

1.71V

Instruction Set Architecture

RISC

Standard automobilistico

No

ADC

26 x 12 Bit

Tipo memoria programmabile

Flash

Numero timer

2

Paese di origine:
PH
I dispositivi STM32G483xE sono basati sul core RISC a 32 bit ad alte prestazioni ARM® Cortex®-M4. Funzionano a una frequenza fino a 170 Mhz. Il core Cortex-M4 è dotato di un'unità a virgola mobile (FPU) a precisione singola che supporta tutte le istruzioni di elaborazione dati a precisione singola ARM e tutti i tipi di dati. Implementa inoltre un set completo di istruzioni DSP (Digital Signal Processing) e un'unità di protezione della memoria (MPU) che migliora la sicurezza dell'applicazione. Questi dispositivi integrano memorie ad alta velocità (512 Kbyte di memoria Flash e 128 Kbyte di SRAM), un controller di memoria esterno flessibile (FSMC) per memorie statiche (per dispositivi con contenitori di 100 pin e oltre), un'interfaccia di memoria Flash SPI Quad e un'ampia gamma di i/O ottimizzati e periferiche collegati a due bus APB, due bus AHB e una Matrix bus multi AHB a 32 bit. I dispositivi incorporano anche diversi meccanismi di protezione per la memoria Flash integrata e SRAM: Protezione di lettura, protezione da scrittura, area di memoria a protezione diretta e protezione di lettura del codice proprietario.

Link consigliati