Microcontrollore Renesas Electronics R5F51136ADFM#3A, RX, LQFP, RX113, 64 Pin, Superficie, programmi 256kB, 32 bit

Sconto per quantità disponibile

Prezzo per 1 vassoio da 160 unità*

410,24 €

(IVA esclusa)

500,48 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
Ultimi pezzi su RS
  • 160 unità ancora disponibili, pronte per la spedizione da un'altra sede.
Unità
Per unità
Per Vassoio*
160 - 1602,564 €410,24 €
320 - 3202,182 €349,12 €
480 - 9601,905 €304,80 €
1120 - 24001,836 €293,76 €
2560 +1,784 €285,44 €

*prezzo indicativo

Codice RS:
234-7138
Codice costruttore:
R5F51136ADFM#3A
Costruttore:
Renesas Electronics
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Renesas Electronics

Tipo prodotto

Microcontrollore

Serie

RX113

Tipo di package

LQFP

Tipo montaggio

Superficie

Numero pin

64

Core del dispositivo

RX

Larghezza bus dati

32bit

Tipo di interfaccia

I2C, SCI

Dimensione memoria programmabile

256kB

Frequenza di clock massima

32MHz

Dimensioni RAM

32kB

Tensione massima di alimentazione

3.6V

Comparatori analogici

2

Dissipazione di potenza massima Pd

300mW

Minima temperatura operativa

-40°C

DAC

1 x 8 Bit

Temperatura massima di funzionamento

85°C

Standard/Approvazioni

No

Altezza

1.7mm

Lunghezza

10mm

Larghezza

10 mm

Tensione minima di alimentazione

1.8V

Numero timer

2

Standard automobilistico

No

ADC

11 x 12 Bit

Tipo memoria programmabile

Flash

Instruction Set Architecture

CISC

I microcontrollori del gruppo RX113 di Renesas Electronics sono dotati di funzioni di comunicazione integrate come USB e IrDA, un sensore touch capacitivo, un segmento LCD e un'interfaccia audio seriale. Offrono una soluzione a chip singolo per dispositivi industriali e di misurazione che hanno capacità di alimentazione a bassa corrente, o per le interfacce utente per il controllo dei sistemi in elettrodomestici, dispositivi sanitari e così via.

Funzioni a basso consumo energetico

Memoria flash on-chip per codice, senza stati di attesa

Architettura Harvard CISC con pipeline a cinque stadi

Circuito di debug on-chip

Fino a 12 canali per la comunicazione

Link consigliati