Gli sviluppatori di sistemi che progettano applicazioni di controllo integrato high-end possono trarre vantaggio da un nuovo controller di segnali digitali (DSC) con due core DSC dsPIC in un unico chip. Il dsPIC33CH è dotato di un core progettato per funzionare come un master mentre l'altro è progettato come uno slave. Il core slave è utile per l'esecuzione di specifici codici di controllo critici sul piano temporale quando il core master è occupato nell'esecuzione dell'interfaccia utente, nelle funzioni di comunicazione e monitoraggio del sistema, personalizzato per l'applicazione finale.
Condizioni di funzionamento Da 3 V a 3,6 V, da -40 °C a +125 °C Conduttore: doppio a 16 bit, CPU dsPIC33CH Funzionamento 90 MIPS core master e 100 MIPS core slave Periferiche indipendenti per core master e core slave Risorse configurabili condivise per core master e core slave PPL e sorgenti di clock dell'oscillatore programmabili Attivazione e messa in servizio rapide Oscillatore interno di backup Modalità di gestione a bassa potenza (sleep, in pausa, sospensione) Reset all'accensione integrato e reset da sottotensione Supporto sviluppo debugger