Microprocessore AEC-Q100 Microchip DSPIC33CK256MP508-I/PT, 16bit, 100MHz, TQFP 80 Pin

Sconto per quantità disponibile

Prezzo per 10 unità (fornito in vassoio)*

27,20 €

(IVA esclusa)

33,20 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
In magazzino
  • 108 unità pronte per la spedizione da un'altra sede
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
10 - 222,72 €
24 - 982,645 €
100 +2,58 €

*prezzo indicativo

Opzioni di confezione:
Codice RS:
179-4003P
Codice costruttore:
DSPIC33CK256MP508-I/PT
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Famiglia

dsPIC

Larghezza del bus dati

16bit

Frequenza massima

100MHz

Tensione di I/O

3 → 3.6V

Tecnologia di produzione

CMOS

Tipo di montaggio

Montaggio superficiale

Tipo di package

TQFP

Numero pin

80

Tensione di alimentazione operativa tipica

3,6 V (max)

Dimensioni

12 x 12 x 1.05mm

Minima temperatura operativa

-40 °C

Massima temperatura operativa

+85 °C

Standard per uso automobilistico

AEC-Q100

Microcontrollore DSP Microchip Technology


Il contenitore TQFP di tipo DsPIC33CH Microchip Technology, montaggio superficiale, microcontrollore DSP basato su CMOS a 80 pin e 16 bit ha una tensione nominale compresa tra 3V e 3,6 V. Ha un programma flash da 32Kbytes a 256K byte con ECC e da 8K a 24K RAM. Ciò consente la progettazione di sistemi di controllo motore ad alte prestazioni e di precisione più efficienti dal punto di vista energetico. Questo microcontrollore viene utilizzato per controllare motori BLDC, PMSM, ACIM, SR e stepper più silenziosi e garantisce una maggiore durata del motore.

Caratteristiche e vantaggi


• registri di lavoro a 16 bit
• PWM ad alta velocità a 8 canali con risoluzione 250ps
• architettura della CPU progettata per l'efficienza del codice (C e assemblaggio)
• interfaccia di comunicazione UART, SPI/I2S e CAN bus
• accumulatori a punto fisso (ACC) doppi a 40 bit per le operazioni DSP
• Divisione rapida a 6 cicli
• Quattro canali DMA
• Quattro serie di registri e accumulatori selezionati per il contesto di interruzione per core per interrupt rapido
• Ripristino all'accensione integrato e reset all'uscita marrone
• Ha Modificato l'architettura Harvard con dati a 16 bit e istruzioni a 24 bit
• Nove moduli MCCP/SCCP Che Includono timer, acquisizione/confronto e PWM
• un timer a 16 bit per impieghi generali
• la frequenza Di Funzionamento è 100MHz
• la temperatura Di Esercizio è compresa tra -40 °C e 85 °C.
• le funzioni di sicurezza sono DMT, ECC, WDT, CRC, CodeGuard, ICSP, MBIST e funzioni di sicurezza per il monitoraggio dell'orologio con protezione automatica in caso di guasto
• MAC/MPY a ciclo singolo con recupero dati doppio e riscrittura dei risultati
• supporto per i protocolli DMX, LIN/J2602 e IrDA
• Tre moduli DAC/comparatore analogico a 12 bit
• Tre modalità di risparmio energetico: Sleep, Idle e Doze
• Nessun loop sovraccarico

Certificazioni


• AEC-Q100 REVG
• IEC 60730