Infineon Buffer clock PLL CY2308ZXI-1H 133.3 MHz max, TSSOP 16 Pin
- Codice RS:
- 194-9019
- Codice costruttore:
- CY2308ZXI-1H
- Costruttore:
- Infineon
Al momento non disponibile
Non sappiamo se questo articolo tornerà in stock, RS intende rimuoverlo a breve dall'assortimento.
- Codice RS:
- 194-9019
- Codice costruttore:
- CY2308ZXI-1H
- Costruttore:
- Infineon
Specifiche
Documentazione Tecnica
Normative
Dettagli prodotto
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto | Attributo | Valore |
|---|---|---|
| Marchio | Infineon | |
| Tipo prodotto | Buffer clock PLL | |
| Frequenza massima in ingresso | 133.3MHz | |
| Tipo di package | TSSOP | |
| Numero pin | 16 | |
| Minima temperatura operativa | -40°C | |
| Temperatura massima di funzionamento | 85°C | |
| Lunghezza | 5.1mm | |
| Larghezza | 4.5 mm | |
| Altezza | 0.95mm | |
| Seleziona tutto | ||
|---|---|---|
Marchio Infineon | ||
Tipo prodotto Buffer clock PLL | ||
Frequenza massima in ingresso 133.3MHz | ||
Tipo di package TSSOP | ||
Numero pin 16 | ||
Minima temperatura operativa -40°C | ||
Temperatura massima di funzionamento 85°C | ||
Lunghezza 5.1mm | ||
Larghezza 4.5 mm | ||
Altezza 0.95mm | ||
Il CY2308 è un buffer a ritardo zero da 3,3 V progettato per distribuire clock ad alta velocità in PC, workstation, datacom, telecomunicazioni e altre applicazioni ad alte prestazioni. Il componente è dotato di un PLL su chip che si blocca a un clock di ingresso presentato sul pin REF. Il feedback PLL viene azionato dal pin FBK esterno, pertanto l'utente ha la flessibilità di scegliere una qualsiasi delle uscite come ingresso di feedback e collegarla al pin FBK. La deviazione ingresso-uscita è inferiore a 250 ps e la deviazione uscita-uscita è inferiore a 200 ps. Il CY2308 è dotato di due banche di quattro uscite ciascuna controllata dagli ingressi selezionati come mostrato nella tabella Decodifica ingresso selezionato a pagina 3. Se non sono richiesti tutti gli orologi di uscita, il banco B è a tre stati. L'orologio di ingresso viene applicato direttamente all'uscita per scopi di test del chip e del sistema dagli ingressi selezionati. Il CY2308 PLL entra in uno stato di spegnimento quando non ci sono bordi in salita sull'ingresso REF. In questa modalità, tutte le uscite sono a tre stati e il PLL è spento con conseguente assorbimento di corrente inferiore a 25 μA.
Link consigliati
- Infineon Buffer clock PLL CY2308ZXI-1H 133.3 MHz max, TSSOP 16 Pin
- Infineon Buffer clock PLL CY2309SXI-1H 133 MHz max, TSSOP 16 Pin
- Buffer clock PLL CY2309NZSXC-1H 133MHz max, TSSOP 16 Pin
- Buffer clock PLL CY2309NZSXI-1H 133MHz max, TSSOP 16 Pin
- Buffer clock PLL CY23EP09ZXI-1H 220MHz max, TSSOP 16 Pin
- Infineon Buffer clock PLL CY2308SXI-1 133.3 MHz max, SOIC 16 Pin
- Buffer clock PLL CY23EP05SXC-1H 220MHz max, SOIC 8 Pin
- Buffer clock PLL CY23EP05SXI-1H 220MHz max, SOIC 8 Pin
