Microcontrollore Microchip, TQFP, 64 Pin, Montaggio superficiale, 16bit, 25MHz

Sconto per quantità disponibile

Prezzo per 1 unità*

9,12 €

(IVA esclusa)

11,13 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
In magazzino
  • 269 unità pronte per la spedizione da un'altra sede
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
1 - 249,12 €
25 - 998,84 €
100 +8,53 €

*prezzo indicativo

Opzioni di confezione:
Codice RS:
893-8225
Codice costruttore:
DSPIC30F5011-30I/PT
Costruttore:
Microchip
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Microchip

Tipo di package

TQFP

Tipo di montaggio

Montaggio superficiale

Numero pin

64

Larghezza del bus dati

16bit

Dimensione memoria programmi

66 kB

Frequenza massima

25MHz

Dimensioni RAM

4,096 kB

Canali USB

0

Numero di unità PWM

8 x 16 bit

Numero di canali SPI

2

Numero di canali UART

2

Tensione di alimentazione operativa tipica

2,5 → 5,5 V

Numero di canali I2C

1

Numero di canali CAN

2

Number of USART Channels

0

Altezza

1.2mm

Number of LIN Channels

0

Larghezza

10mm

Massima temperatura operativa

+85 °C

Lunghezza

10mm

ADC

1 x 12 bit

Numero di unità ADC

1

Instruction Set Architecture

RISC

Minima temperatura operativa

-40 °C

Numero di canali Ethernet

0

Pulse Width Modulation

8 x 16 bit

Dimensioni

10 x 10 x 1.2mm

Numero di canali PCI

0

Tipo memoria programmi

Flash

Regolatori di segnale digitali a 16 bit dsPIC30F5011/5013


La famiglia dsPIC30F Microchip di controller di segnali digitali (DSC) offre ai progettisti DSP ottime prestazioni con la semplicità di un MCU. I dispositivi dsPIC30F5011/5013 sono DSC per impieghi generali che dispongono di periferiche adatte per un'ampia gamma di applicazioni.

Funzioni della CPU


Velocità della CPU 30 MIPS max.

Architettura Harvard modificata

Architettura del set di istruzioni ottimizzata per compilatore C

83 istruzioni base con modalità d'indirizzamento flessibili

Istruzioni da 24 bit, percorso dati da 16 bit

Spazio per programmi flash su chip da 66 Kbyte

RAM per dati su chip da 4 Kbyte

EEPROM per dati non volatile a 1 Kbyte

16 x array registri di lavoro da 16 bit

Fino a 41 sorgenti di interruzione

Funzioni del motore DSP


Modulo e modalità Bit-Reversed

Due accumulatori da 40 bit con logica di saturazione opzionale

Moltiplicatore intero/frazionale hardware a ciclo singolo da 17 bit x 17 bit

Tutte le istruzioni DSP sono a ciclo singolo - Operazione di moltiplicazione e accumulazione (MAC)

Doppio recupero dati ±16 shift a ciclo singolo

Caratteristiche delle periferiche


Pin di I/O sink/source ad elevata corrente: 25 mA/25 mA

Cinque timer/contatori a 16 bit - Possibilità di accoppiare timer a 16 bit nei moduli timer a 32 bit

Una funzione ingresso di acquisizione da 16 bit

Due funzioni di uscita PWM/confronto da 16 bit

L'interfaccia convertitore di dati (DCI) supporta i protocolli codec audio comuni, compresi I2S e AC'97

Generatori PWM con 8 uscite

Convertitore analogico/digitale (ADC) a 12 bit e 200 ksps - 16 canali

Moduli SPI a 3 fili

Modulo I2CTM

Due moduli UART

Due moduli CAN bus

Link consigliati