Infineon SDRAM Certificazione AEC Q100 Grado 2 e 3, 64 MB Superficie, FBGA-24 a sfera 8 bit 24 Pin

Sconto per quantità disponibile

Prezzo per 1 unità*

3,17 €

(IVA esclusa)

3,87 €

(IVA inclusa)

Add to Basket
Selezionare o digitare la quantità
In magazzino
  • Più 311 unità in spedizione dal 23 febbraio 2026
Te ne servono di più? Inserisci la nuova quantità e clicca su "Controlla le date di consegna".
Unità
Per unità
1 - 93,17 €
10 - 242,51 €
25 - 492,46 €
50 - 992,39 €
100 +2,35 €

*prezzo indicativo

Codice RS:
273-7513
Codice costruttore:
S27KL0642DPBHI020
Costruttore:
Infineon
Trova prodotti simili selezionando uno o più attributi.
Seleziona tutto

Marchio

Infineon

Dimensione memoria

64MB

Tipo prodotto

SDRAM

Larghezza bus dati

8bit

Frequenza di clock massima

200MHz

Numero bit per parola

16

Tipo montaggio

Superficie

Tipo di package

FBGA-24 a sfera

Minima temperatura operativa

-40°C

Numero pin

24

Temperatura massima di funzionamento

105°C

Serie

S27K

Standard/Approvazioni

No

Altezza

1mm

Lunghezza

6mm

Larghezza

8 mm

Standard automobilistico

Certificazione AEC Q100 Grado 2 e 3

Tensione massima di alimentazione

3.6V

Corrente di alimentazione

360μA

Tensione minima di alimentazione

1.8V

Quella di Infineon è una DRAM CMOS ad alta velocità, autoaggiornante, con interfaccia HYPERBUS. L'array DRAM utilizza celle dinamiche che richiedono un aggiornamento periodico. La logica di controllo del refresh all'interno del dispositivo gestisce le operazioni di refresh sull'array DRAM quando la memoria non viene letta o scritta attivamente dal master dell'interfaccia HYPERBUS. Poiché l'host non deve gestire alcuna operazione di refresh, l'array DRAM appare all'host come se la memoria utilizzasse celle statiche che conservano i dati senza refresh. Per questo motivo, la memoria è descritta più accuratamente come RAM pseudo-statica (Pseudo Static RAM o PSRAM).

Velocità di clock massima 200 MHz

Velocità di trasferimento dati fino a 400 MBps

Strobe di lettura e scrittura bidirezionali

AEC Q100 automobilistico di grado 2 e 3

Strobe di lettura allineato al centro DDR opzionale

DDR trasferisce i dati su entrambi i fronti del clock

Link consigliati

Recently viewed