Gate logico Dual AND Toshiba, 2 V → 6 V, 14 Pin, SOIC
- Codice RS:
- 171-3575
- Codice costruttore:
- 74HC21D
- Costruttore:
- Toshiba
160 Disponibile per la consegna entro 4 giorni lavorativi, per ordini effettuati entro le 19:00 (magazzini in Europa)
Prezzo per 1pz in confezione da 20
0,456 €
(IVA esclusa)
0,556 €
(IVA inclusa)
Unità | Per unità | Per confezione* |
---|---|---|
20 - 80 | 0,456 € | 9,12 € |
100 - 480 | 0,40 € | 8,00 € |
500 - 980 | 0,355 € | 7,10 € |
1000 + | 0,319 € | 6,38 € |
*prezzo indicativo
- Codice RS:
- 171-3575
- Codice costruttore:
- 74HC21D
- Costruttore:
- Toshiba
Documentazione Tecnica
Normative
Dettagli prodotto
Il 74HC21D è un GATE AND A 4 INGRESSI CMOS ad alta velocità fabbricato con tecnologia C2MOS con gate in silicio. Ottiene un funzionamento ad alta velocità simile allequivalente LSTTL, mantenendo al contempo la bassa dissipazione di potenza del CMOS. Il circuito interno è composto da 4 stadi, tra cui unuscita buffer, che garantiscono un'elevata immunità al rumore e unuscita stabile. Tutti gli ingressi sono dotati di circuiti di protezione contro le scariche elettrostatiche o le tensioni transienti eccessive
Alta velocità: tpd = 10 ns (tip.) in VCC = 5 V
Bassa dissipazione di potenza: ICC = 1 μA (max) Ta = 25
Ritardi di propagazione bilanciati: tPLH ≈ tPHL
Ampia gamma di tensione di esercizio: VCC(opr) = da 2 a 6,0 V
Bassa dissipazione di potenza: ICC = 1 μA (max) Ta = 25
Ritardi di propagazione bilanciati: tPLH ≈ tPHL
Ampia gamma di tensione di esercizio: VCC(opr) = da 2 a 6,0 V
Specifiche
Attributo | Valore |
---|---|
Funzione logica | AND |
Tipo di montaggio | Montaggio superficiale |
Numero di elementi | 2 |
Number of Inputs per Gate | 4 |
Tipo di package | SOIC |
Numero pin | 14 |
Famiglia logica | 74HC |
Tensione di alimentazione operativa massima | 6 V |
Corrente massima di uscita ad alto livello | -5.2mA |
Ritardo di propagazione massimo @ CL max | 125 ns @ 50 pF |
Tensione di alimentazione operativa minima | 2 V |
Corrente massima di uscita a basso livello | 5.2mA |
Minima temperatura operativa | -40 °C |
Dimensioni | 8.95 x 3.9 x 1.38mm |
Altezza | 1.38mm |
Larghezza | 3.9mm |
Massima temperatura operativa | +85 °C |
Tipo di uscita | Buffer, CMOS |
Condizioni di test ritardo di propagazione | 50pF |
Lunghezza | 8.95mm |
Link consigliati
- Gate logico Dual AND Toshiba, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Dual AND Nexperia, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Dual NOR Texas Instruments, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Dual AND Texas Instruments, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Dual NAND Texas Instruments, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Dual NAND Nexperia, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Quad NAND Toshiba, 2 V → 6 V, 14 Pin, SOIC
- Gate logico Quad NOR Toshiba, 2 V → 6 V, 14 Pin, SOIC